帶有此標(biāo)記的料號(hào):
1. 表示供應(yīng)商具有較高市場(chǎng)知名度,口碑良好,繳納了2萬(wàn)保證金,經(jīng)維庫(kù)認(rèn)證中心嚴(yán)格審查。
2. 供應(yīng)商承諾此料號(hào)是“現(xiàn)貨” ,如果無(wú)貨或數(shù)量嚴(yán)重不足(實(shí)際數(shù)量不到顯示數(shù)量一半),投訴成立獎(jiǎng)勵(lì)您500元。
14
BGA/06+
原裝現(xiàn)貨支持實(shí)單
5620
BGA/25+
原廠渠道商,可支持60天賬期及180天承兌
EP2C35F484C6
841
1975/20+
專注軍工軍航事業(yè),進(jìn)口原裝
EP2C35F484I8N
24000
BGA/21+
代理渠道,原裝現(xiàn)貨
EP2C35F672C6N
2557
-/1911
真實(shí)原裝現(xiàn)貨,軍工優(yōu)勢(shì)庫(kù)位北京
EP2C35F484C6N
2865
BGA/1608+
特價(jià)特價(jià)全新原裝現(xiàn)貨
EP2C35F672C7N
36078
BGA/-
現(xiàn)貨十年以上分銷商,原裝進(jìn)口件,服務(wù)型企業(yè)
EP2C35F484I8N
5000
-/2023+
原廠授權(quán)代理 價(jià)格優(yōu)勢(shì)
EP2C35F484C6N
100000
-/-
現(xiàn)貨庫(kù)存,如實(shí)報(bào)貨,價(jià)格優(yōu)勢(shì),一站式配套服務(wù)
EP2C35F484
5000
-/23+
的XILINXALTERA分銷商原裝長(zhǎng)期供貨
EP2C35F672C7N
203060
BGA/24+
一站配齊 原盒原包現(xiàn)貨 朱S Q2355605126
EP2C35F672C8N
27
BGA/08+PB
原裝現(xiàn)貨,假一賠十
EP2C35F484I8N
500
BGA484/23+
原裝現(xiàn)貨,高端渠道
EP2C35F484C6N
20
BGA/18+
-
EP2C35F484C8N
21
BGA/12+
全新原裝現(xiàn)貨
EP2C35F484C7N
6800
BGA/25+
只做原裝現(xiàn)貨
EP2C35F484C6
6000
BGA/24+
原裝現(xiàn)貨,量大可發(fā)貨
EP2C35F672C8N
5000
-/25+
只做原裝,可提供技術(shù)支持及配單服務(wù)
EP2C35F484I10N
9000
-/23+
深圳現(xiàn)貨 實(shí)單可談
EP2C35F672C6
1280
BGA/16+
原裝現(xiàn)貨實(shí)單來(lái)購(gòu)
EP2C35
SECTION IV. I/O STANDARDS
ALTERA [Altera Corporation]
EP2C35PDF下載
EP2C35F672C7
IC FPGA 475 I/O 672FBGA
EP2C35F672C7PDF下載
EP2C35F672C8
IC FPGA 475 I/O 672FBGA
EP2C35F672C8PDF下載
EP2C35F672C8
FPGA, CYCLONE II, 33K ELEMENTS, FBGA...
Altera
EP2C35F672C8PDF下載
EP2C35U484C8
FPGA, CYCLONE II, 33K ELEMENTS, FBGA...
Altera
EP2C35U484C8PDF下載
EP2C35F484C6N
IC FPGA 322 I/O 484FBGA
EP2C35F484C6NPDF下載
EP2C35F484C6N
IC CYCLONE II FPGA 33K 484FBGA
Altera
EP2C35F484C6NPDF下載
EP2C35F484C7N
CYCLONE II FPGA 33K, SMD, 2C35F484; ...
Altera
EP2C35F484C7NPDF下載
EP2C35F484C8N
IC FPGA 322 I/O 3484FBGA
EP2C35F484C8NPDF下載
EP2C35F484C8N
FPGA, CYCLONE II, 35K LE, 484FBGA; N...
Altera
EP2C35F484C8NPDF下載
摘要 隨著sopc技術(shù)的日益成熟,基于sopc技術(shù)的嵌入式系統(tǒng)得到廣泛應(yīng)用。本文采用sopc技術(shù),以ep2c35為主控芯片,實(shí)現(xiàn)二維條碼識(shí)別系統(tǒng)的設(shè)計(jì),并提出一種適用于嵌入式系統(tǒng)的pdf417條碼識(shí)別算法。實(shí)驗(yàn)表明,該識(shí)別系統(tǒng)能夠快速準(zhǔn)確地識(shí)別二維條碼,效果良好。 二維條碼pdf417中pdf為portable data file的縮寫(xiě),每一個(gè)pdf碼的儲(chǔ)存量可高達(dá)1 108字節(jié),若將數(shù)字壓縮則可存放2 729字節(jié)。作為一種新的信息存儲(chǔ)和傳遞技術(shù),pdf417具有成本低、信息可隨載體移動(dòng)、不依賴于數(shù)據(jù)庫(kù)和計(jì)算機(jī)網(wǎng)絡(luò)、保密防偽性能強(qiáng)等優(yōu)點(diǎn),廣泛應(yīng)用在國(guó)防、公共安全、交通運(yùn)輸、醫(yī)療保健、工業(yè)、商業(yè)、金融、海關(guān)及政府管理等領(lǐng)域,pdf417碼的例子如圖1所示。 圖1 pdf417二維條碼 1 系統(tǒng)總體設(shè)計(jì) 本系統(tǒng)在fpga上使用sopc技術(shù)來(lái)實(shí)現(xiàn)無(wú)線手持二維條碼識(shí)讀器,與傳統(tǒng)一維條碼識(shí)讀器最大的區(qū)別在于完全脫離后臺(tái)數(shù)據(jù)庫(kù),以及在高達(dá)50%破損率的情況下能夠進(jìn)行高效率識(shí)別。 sopc技術(shù)是一種基于fpga解決方案的soc,由美國(guó)altera公司于2000年提出
部分是fpga,對(duì)數(shù)據(jù)的處理都是在此芯片內(nèi)完成。數(shù)據(jù)從計(jì)算機(jī)的spi口輸入,處理后經(jīng)dac8501變?yōu)槟M信號(hào),再經(jīng)opa348放大后輸出。fpga配置了jtag下載口,用于調(diào)試程序時(shí)使用。as下載口是在程序調(diào)試完成后,通過(guò)該口將程序?qū)懭雈pga的專用配置芯片epcs64中,epcs64中的內(nèi)容掉電后不會(huì)丟失,以后上電后程序就會(huì)自動(dòng)下載進(jìn)fpga中。晶振提供系統(tǒng)時(shí)鐘,為了增強(qiáng)驅(qū)動(dòng)能力,所以加了片7404。 主要模塊的電路設(shè)計(jì) 系統(tǒng)的核心芯片fpga依據(jù)編寫(xiě)程序所需資源適當(dāng)選取,本系統(tǒng)選用ep2c35,ep2c35是altera公司cyclone‖系列fpga。cycloneii fpga采用tsmc 90nm low-k工藝,1.2v內(nèi)核電壓,比cyclone系列成本降低30%,邏輯容量多三倍,成本大約是相競(jìng)爭(zhēng)的低成本fpga的一半,而速度快50%以上。ep2c35的邏輯單元為33216個(gè),m4k ram塊105個(gè),ram480k,嵌入式18×18乘法器35個(gè),鎖相環(huán)4個(gè),可以滿足設(shè)計(jì)需要。 spi是串行外圍設(shè)備接口,是一種高速的、全雙工、同步串行外設(shè)接口。它可以使mcu與各種外圍設(shè)備
端子、yprpb 3種模擬視頻格式。因此,視頻編碼模塊設(shè)計(jì)較為簡(jiǎn)單,只需對(duì)4路模擬輸出信號(hào)放大,就可直接與監(jiān)視設(shè)備連接。選用ti公司的電壓反饋cmos運(yùn)算放大器opa357進(jìn)行運(yùn)算放大。 2.5 控制電路設(shè)計(jì) dm6446的視頻信號(hào)接口、emif接口為1.8 v電平,adv7189b接口、pcie橋接口為3.3 v電平。系統(tǒng)需要大量的電平轉(zhuǎn)換工作,同時(shí)還需要實(shí)現(xiàn)大量的邏輯控制、pcie橋與dm6446的通信協(xié)議。fpga器件是最適合的選擇。選用altera公司的邏輯器件ep2c35,它可在片內(nèi)實(shí)現(xiàn)1.8 v、2.5 v、3.3 v電平的轉(zhuǎn)換,并且能夠滿足系統(tǒng)對(duì)邏輯控制功能的要求。ep2c35內(nèi)部集成有片內(nèi)存儲(chǔ)器,可在adv7189b與dm6446之間建立一個(gè)緩存區(qū),提高數(shù)據(jù)傳輸效率。fpga與dm6446、adv7189b和pcie橋接口電路如圖2所示。 3 h.264編碼器的dsp移植與優(yōu)化 目前,h.264編碼器的實(shí)現(xiàn)版本主要有:jm、t264、x264。其中jm是h.264官方源碼,實(shí)現(xiàn)h.264所有特征,但其程序結(jié)構(gòu)冗長(zhǎng),只考慮引入各種新特性以提高
數(shù)為n,再測(cè)出轉(zhuǎn)n個(gè)齒的時(shí)間為tn,tn在時(shí)間內(nèi)軸系的扭角為 所以只需測(cè)出tn和tc就可算出相應(yīng)各£。的扭角θn。 信號(hào)的拾取可采用光電編碼器。將光電編碼器的光柵碼盤安裝在轉(zhuǎn)軸上,且與轉(zhuǎn)軸同心,當(dāng)軸系轉(zhuǎn)動(dòng)時(shí)光柵盤與軸同速旋轉(zhuǎn),經(jīng)發(fā)光二極管等電子元件組成的檢測(cè)裝置輸出若干脈沖信號(hào),對(duì)脈沖信號(hào)計(jì)數(shù),并通過(guò)計(jì)算就可得出θn。 2 扭振信號(hào)監(jiān)測(cè)系統(tǒng)的設(shè)計(jì)及實(shí)現(xiàn) 2.1 系統(tǒng)結(jié)構(gòu)及板級(jí)硬件設(shè)計(jì) 扭振信號(hào)測(cè)監(jiān)系統(tǒng)的總體結(jié)構(gòu),如圖1所示。 系統(tǒng)采用fp—ga—cycloneⅱ系列的ep2c35實(shí)現(xiàn)sopc系統(tǒng)設(shè)計(jì)。系統(tǒng)硬件主要包括fpga上的niosⅱ處理器系統(tǒng)、fpga外的接口和外設(shè)兩部分。niosⅱ處理器系統(tǒng)由基于avalon bus的niosⅱcpu、串行接口、pio、存儲(chǔ)器控制器、定時(shí)器以及片上ram等ip組成。 外設(shè)包括:信號(hào)拾取整形模塊、usb—blaster-模塊、flash、sdram、l鍵盤等。上位pc用軟件接收rs232發(fā)送的連續(xù)采樣數(shù)據(jù),解碼出需求的數(shù)據(jù)進(jìn)行分析。4個(gè)按鍵開(kāi)關(guān)和ps/2,用于控制信號(hào)采樣和數(shù)據(jù)發(fā)送。系統(tǒng)通過(guò)pio可實(shí)現(xiàn)對(duì)整形模塊、鍵盤、lcd
外部時(shí)鐘和振蕩元件,廣泛應(yīng)用于高速數(shù)據(jù)采集系統(tǒng)、工業(yè)控制和工廠自動(dòng)化系統(tǒng),其封裝引腳如圖3所示。引腳功能描述如下:anlg in為模擬輸入;為片選,低有效;do~d3,d4~d7為三態(tài)數(shù)據(jù)輸出;為中斷輸出端,表示轉(zhuǎn)換結(jié)束;mode為方式選擇輸入;為溢出標(biāo)志;為讀輸人端;ref-為參考電壓下限值;ref+為參考電壓上限值;vcc為電源電壓;為寫(xiě)輸入/讀狀態(tài)輸出。 2.3 altera-fpga與arm處理器 該系統(tǒng)的fpga采用altera fpga公司的cycloneⅱ系列的ep2c35實(shí)現(xiàn),ep2c35提供多達(dá)33 216個(gè)邏輯單元(le),35個(gè)18×18位乘法器483 840 b的內(nèi)部ram塊,專用外部存儲(chǔ)器接口電路,4個(gè)鎖相環(huán)(pll)和高速差分i/o等功能。 該系統(tǒng)中采用的arm處理器是philips公司的lpc2210,是基于一個(gè)支持實(shí)時(shí)仿真和嵌入式跟蹤的16/32位arm7tdmi-s cpu的微控制器。 lpc2210的144腳封裝、極低的功耗、兩個(gè)32位定時(shí)器、八路lo位adc,pwm輸出以及多達(dá)九個(gè)外部中斷使其特別適用于工業(yè)控制、醫(yī)療系統(tǒng)、訪問(wèn)控制和
altera公司近日宣布新cyclone™ ii系列的第一個(gè)型號(hào)——ep2c35,比預(yù)定計(jì)劃提前開(kāi)始發(fā)售,進(jìn)一步加強(qiáng)了altera在低成本和90nm fpga技術(shù)上的領(lǐng)先地位。cyclone ii器件邏輯單元(le)高達(dá)68k而價(jià)格只有每千單元0.66美分,成為業(yè)界同類產(chǎn)品成本最低、密度最大的fpga。在高密度90nm stratix® ii系列成功展示之后,cyclone ii系列延續(xù)了altera在實(shí)現(xiàn)90nm產(chǎn)品上出眾的運(yùn)轉(zhuǎn)能力。cyclone ii器件構(gòu)建在非常成功的第一代cyclone系列所采用的技術(shù)平臺(tái)上。cyclone ii系列密度提高了三倍多,邏輯單元高達(dá)68k,其新增特性包括面向高性能數(shù)字信號(hào)處理(dsp)功能的150個(gè)18×18嵌入式乘法器,以及1.1 mbits片內(nèi)存儲(chǔ)器。cyclone ii器件同樣支持altera的32位nios® ii嵌入式軟核處理器。 cyclone ii器件中的nios ii處理器只占用了$0.35的邏輯,使其成為市場(chǎng)上成本最低的32位處理器。 自2004年6月開(kāi)始,cyclo
fpga 電路不需要復(fù)位電路嗎我看altera ep2c35的原理圖,沒(méi)有找到復(fù)位電路,難道fpga不需要復(fù)位就能工作嗎?
EP2C35F484 EP2C35F484C6 EP2C35F484C7 EP2C35F484C8 EP2C35F672 EP2C35F672C6 EP2C35F672C6N EP2C35F672C8 EP2C35F672C8N EP2C35U484
相關(guān)搜索: