FPGA高性能數(shù)字信號(hào)處理能力的來(lái)源
出處:dai_weis 發(fā)布于:2008-09-16 16:15:11
數(shù)字信號(hào)處理意味著大量的運(yùn)算,而此類運(yùn)算分解到基礎(chǔ)的部分就是乘加結(jié)構(gòu)。DSP處理器之所以有比通用處理器更強(qiáng)大的數(shù)字信號(hào)處理能力也在于其有專門的乘加結(jié)構(gòu),所以在執(zhí)行乘加運(yùn)算時(shí)對(duì)指令要求少,執(zhí)行效率高。目前,大多數(shù)DSP處理器架構(gòu)中只有一個(gè)乘加結(jié)構(gòu)的內(nèi)核,在實(shí)現(xiàn)具體算法時(shí)需要串行反復(fù)使用該內(nèi)核。要提高運(yùn)算的能力,主要通過(guò)提高處理器主頻的方法來(lái)達(dá)成。但半導(dǎo)體工藝決定了主頻不能無(wú)限制地提高,而且主頻的提高也會(huì)增加器件的功耗。另一方面,F(xiàn)PGA的結(jié)構(gòu)本質(zhì)上非常適合于并行運(yùn)算,同時(shí)FGPA中擁有多達(dá)幾百個(gè)乘加單元。這樣通過(guò)并行運(yùn)算的方式FGPA就可以達(dá)到更高性能的數(shù)字信號(hào)處理能力,即使使用較低的時(shí)鐘頻率,以圖為例。

圖 串行與并行運(yùn)算比較
計(jì)劃實(shí)現(xiàn)一個(gè)256階的數(shù)字濾波器,用主頻1 GHz的DSP處理器需要256個(gè)時(shí)鐘周期。其運(yùn)算性能是4 Msps;而使用FPGA,選用全并行的實(shí)現(xiàn)方式,則可在一個(gè)時(shí)鐘周期完成該運(yùn)算。即使使用較慢的主頻500 MHz,其運(yùn)算性能也達(dá)到了500 Msps,是DSP處理器的125倍。同時(shí)FPGA的結(jié)構(gòu)可變,在圖,如果設(shè)計(jì)人員不需要如此高性能,則可以通過(guò)減少乘加單元的使用來(lái)達(dá)到性能和使用資源的平衡。
總的來(lái)說(shuō),在數(shù)字信號(hào)處理應(yīng)用中使用FPGA可以帶來(lái)以下好處。
(1)極高性能的數(shù)字信號(hào)處理能力。
(2)作為協(xié)處理器可以分擔(dān)DSP處理器的大規(guī)模運(yùn)算任務(wù)。
(3)開發(fā)人員可以實(shí)現(xiàn)差異性的解決方案。
(4)減少系統(tǒng)成本:FPGA不僅用于信號(hào)處理,還可以實(shí)現(xiàn)接口、邏輯及控制功能。
(5)提供很低的功耗/單位運(yùn)算能力。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場(chǎng)疑難問(wèn)題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場(chǎng)調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號(hào)采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- PCB高頻高速信號(hào)布線設(shè)計(jì)核心規(guī)范(實(shí)操版)
- 基于FPGA的FIR濾波器硬件實(shí)現(xiàn):架構(gòu)優(yōu)化與資源管理
- 工業(yè)自動(dòng)化設(shè)備連接器選型指南
- 提高電源管理IC可靠性的設(shè)計(jì)方法
- MOSFET柵極驅(qū)動(dòng)電路設(shè)計(jì)技巧
- PCB電源完整性設(shè)計(jì)核心規(guī)范(PowerIntegrity)
- 工業(yè)電源與消費(fèi)級(jí)電源的差異
- 機(jī)器學(xué)習(xí)在濾波器設(shè)計(jì)中的應(yīng)用:自動(dòng)化優(yōu)化與性能預(yù)測(cè)
- 連接器失效的常見原因分析
- 過(guò)流、過(guò)壓保護(hù)在電源IC中的實(shí)現(xiàn)









