約束編輯器二
出處:kcl123 發(fā)布于:2008-09-16 16:13:20

圖1 設(shè)置OFFSET參數(shù)及約束的覆蓋范圍

圖2 Pad to Pad參數(shù)及約束的覆蓋范圍
在【source】窗格中選中【Port】選頂,在右邊邊窗格中就可以對(duì)具體的某一個(gè)I/O設(shè)占Pad to Semp或Clock to Pad,即OFFET IN和OFFET OUT約束,如圖3斫示.

田3 引腳的約束參數(shù)設(shè)置及覆蓋范圍
在【source】窗格中選屮【Advced】下面的選頊時(shí) 可以在右邊窗格中沒置一些針對(duì)分細(xì)的約束,如圖4所示,比如源同步接口的輸入偏移約束、多周期約束和時(shí)序無關(guān)約束等。

圖4 分組約束參數(shù)設(shè)置及覆蓋范圍
在【Source】窗格中選中【Group Constraints 】選項(xiàng),右邊窗格中會(huì)顯示當(dāng)前UCF文件中己有的分組。右單擊約束內(nèi)容,可以選擇注銷或刪除該約束,如圖5所示。

圖5 分組約束管理窗口
在Group Constraints下面的條目中可以可以選擇根據(jù)不同的方式生成分組,如選擇根據(jù)DcM輸出信號(hào)來分組,可以先在【Source】窗格中選中【By DOM Output】選項(xiàng),然后雙擊右邊編輯窗口的空格會(huì)彈出設(shè)置窗口,如圖6所示。在列出的DcM輸出端口中選擇要分組的DcM Output,單擊“Add”按鈕,單擊“Ok”按鈕完成分組。
在【Source】窗格中展開Miscellaneous目錄,可以設(shè)置其他約束,如圖7所示。“CreateArea Groups from Time Groups”是用來把若干時(shí)鐘域的邏輯定義成一個(gè)時(shí)序分組,將來方便在Floorplanner或PACE中對(duì)這個(gè)組做區(qū)域位置約束。

圖6 分組中的約束參數(shù)設(shè)置窗口

圖7 分組中的Miscellaneous約束參數(shù)設(shè)置窗口
“Nets to Use Low Skew Resources”是用來指導(dǎo)實(shí)現(xiàn)工具把指定網(wǎng)絡(luò)用Low Skew Line來布線的約束,這種約束適用于Sparten-II、Vertex和Vertex-E等系列成熟器件。這些器件中除了4個(gè)全局時(shí)鐘線以外,還有24條Low Skew Line。
“Asynchronous Registers”是指導(dǎo)工具將指定寄存器MAP或異步寄存器的約束,它只適用于D或CE是異步輸入的寄存器或鎖存器。這個(gè)約束可以改善Timing Simulation的結(jié)果,阻止X狀態(tài)的繼續(xù)傳播。在時(shí)序違規(guī)的情況下,寄存器的輸出不再是不定態(tài),而是保留上一個(gè)值。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場(chǎng)疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場(chǎng)調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號(hào)采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- PCB高頻高速信號(hào)布線設(shè)計(jì)核心規(guī)范(實(shí)操版)
- 基于FPGA的FIR濾波器硬件實(shí)現(xiàn):架構(gòu)優(yōu)化與資源管理
- 工業(yè)自動(dòng)化設(shè)備連接器選型指南
- 提高電源管理IC可靠性的設(shè)計(jì)方法
- MOSFET柵極驅(qū)動(dòng)電路設(shè)計(jì)技巧
- PCB電源完整性設(shè)計(jì)核心規(guī)范(PowerIntegrity)
- 工業(yè)電源與消費(fèi)級(jí)電源的差異
- 機(jī)器學(xué)習(xí)在濾波器設(shè)計(jì)中的應(yīng)用:自動(dòng)化優(yōu)化與性能預(yù)測(cè)
- 連接器失效的常見原因分析
- 過流、過壓保護(hù)在電源IC中的實(shí)現(xiàn)









