可編程邏器件應用SRLC 16
出處:yuhh 發(fā)布于:2008-09-16 11:36:38
在Xilinx的FPGA中,4輸入的查找表可以配置成一個16位的移位寄存器來使用。這對于一些移位寄存器應用很多的場合,可有效地提高資源的利用率,節(jié)省邏輯資源。本節(jié)將會以4輸入的查找表為例,詳細介紹SRLC16的應用。對于更多輸入的查找表,如Virtex-5的6輸入查找表可以實現(xiàn)SRLC32,原理同SRLC16一樣。SRLC16是Xilinx在FPGA獨有的一種資源。
4輸入查找表實現(xiàn)的SRLC16的基本結構如圖1所示。移位寄存器的輸入可以是SHIFTIN或是DI,4位地址可以選擇內(nèi)部的16位中的任意位輸出到D,MC15可以用來進位級聯(lián)到下輸入。對于其他SRLC16的變形模塊的端口和應用,請參考ISE工具中的相應器件的庫指南。

圖1 SRLC16的基本結構
SRLC16的可以用做一個16∶1的數(shù)據(jù)選擇器,數(shù)據(jù)選擇器的輸入是固定數(shù)。不用DI,LUT初始化成一個固定的值。SRLC16也可以用做一個可選輸出的移位寄存器,數(shù)據(jù)從Dl輸入。輸出的抽頭由A[3∶0]動態(tài)決定,如圖2所示。

圖2 SRLC16做可變抽頭的移位寄存器
SRLC16也可以直接作為一個小的模塊來調(diào)用,verilog的調(diào)用模板如下:


版權與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關法律責任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權等法律責任。
如涉及作品內(nèi)容、版權等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關權利。
- EDA技術工具鏈與全流程設計運維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調(diào)試與優(yōu)化實操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調(diào)理技術與抗干擾工程方案2025/12/15 14:39:08
- PLC設備如何選型2025/9/5 17:15:14









