|
|||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測(cè)控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動(dòng)編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機(jī) | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計(jì) | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
對(duì)高速AD的兩種抽取方法比較 |
| 作者:markman 欄目:EDA技術(shù) |
想設(shè)計(jì)的抽取倍數(shù)為8,現(xiàn)在有兩種抽取方法,如圖所示 adrdclk是給高速AD的時(shí)鐘的取反,AD是FLASH型的,數(shù)據(jù)在延時(shí)3各時(shí)鐘后下沿輸出。 不知哪種方法較好? 如果按照同步設(shè)計(jì),第一種合適 但此時(shí)不在下沿了 http://file.21ic.com.cn/upload/img/200511/20061514371493929.jpg http://file.21ic.com.cn/upload/img/200511/20061514395810176.jpg * - 本貼最后修改時(shí)間:2006-1-5 14:38:31 修改者:markman http://file.21ic.com.cn/upload/img/200511/20061514371493929.jpg |
| 2樓: | >>參與討論 |
| 作者: markman 于 2006/1/5 14:45:00 發(fā)布:
第一種方式 如圖所示 * - 本貼最后修改時(shí)間:2006-1-5 14:49:03 修改者:markman
|
|
| 3樓: | >>參與討論 |
| 作者: lancelei 于 2006/1/5 18:32:00 發(fā)布:
問一下 你是做抽取濾波器嗎? |
|
| 4樓: | >>參與討論 |
| 作者: markman 于 2006/1/5 18:59:00 發(fā)布:
不是做抽取濾波器 而是類似于減采樣,因?yàn)樵瓉淼挠布脚_(tái)的AD是高速AD,但我不需要這么高的數(shù)據(jù)率,所以進(jìn)行了抽取。 我后面的設(shè)計(jì)是在DDC(數(shù)字下變頻)里面使用了抽取濾波器,基本思想就是LPF+減采樣, 如果你有好的結(jié)構(gòu),歡迎討論 |
|
| 5樓: | >>參與討論 |
| 作者: lancelei 于 2006/1/6 2:14:00 發(fā)布:
re 我也正在用xilinfpga做抽取濾波 你用過FIR的ipcore嗎?還是自己寫的 再問一下 你這是本科畢業(yè)設(shè)計(jì)嗎 |
|
| 6樓: | >>參與討論 |
| 作者: markman 于 2006/1/6 10:41:00 發(fā)布:
fir的ipcore是要錢的 coreplus也是有2小時(shí)的時(shí)間限制的 lpf是自己寫的,因?yàn)樗俣炔桓,你不?huì)是做本科畢設(shè)吧,現(xiàn)在畢設(shè)才開始呢 |
|
| 7樓: | >>參與討論 |
| 作者: lancelei 于 2006/1/7 13:45:00 發(fā)布:
re 不是本科是碩士的論文一部分 以前沒有接觸過 你用XILINX的core好像沒有時(shí)間限制。什么時(shí)候交流下 你lpf中的系數(shù)是用 matlab生成的最優(yōu)濾波嗎? |
|
|
|
| 免費(fèi)注冊(cè)為維庫電子開發(fā)網(wǎng)會(huì)員,參與電子工程師社區(qū)討論,點(diǎn)此進(jìn)入 |
Copyright © 1998-2006 m.58mhw.cn 浙ICP證030469號(hào) |