|
|||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機 | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計 | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
這個電阻r起什么作用? |
| 作者:entertest 欄目:IC設(shè)計 |
vin是數(shù)字信號,按道理出來的vout也是數(shù)字信號,但不明白這個r起什么作用
|
| 2樓: | >>參與討論 |
| 作者: monisfic 于 2005/6/2 11:29:00 發(fā)布:
不明白! 可能限流或驅(qū)動之類的 |
|
| 3樓: | >>參與討論 |
| 作者: chargepump 于 2005/6/2 14:02:00 發(fā)布:
減弱電源電壓變化對漏電流的影響 我估計是:減弱電源電壓變化對漏電流的影響,比如說Vdd變化dV, 如果沒有電阻r,漏電流Id的變化是Vgs變化的平方關(guān)系,有了電阻r=dV/r,相比較變化較小,有一種應(yīng)用在oscillator中,提高穩(wěn)定性 |
|
| 4樓: | >>參與討論 |
| 作者: entertest 于 2005/6/2 14:25:00 發(fā)布:
不明白 漏電流也只存在vout跳變時刻,如果考慮漏電流的影響,那是不是就是用來減小該漏電流?即增加對后級的充電時間,放電時間不變? |
|
| 5樓: | >>參與討論 |
| 作者: chargepump 于 2005/6/2 15:45:00 發(fā)布:
可以問問你這個結(jié)構(gòu)用在什么地方么? |
|
| 6樓: | >>參與討論 |
| 作者: ksunkkk 于 2005/6/3 8:47:00 發(fā)布:
osc osc里面有這種結(jié)構(gòu),用來限流,降低功耗。 |
|
| 7樓: | >>參與討論 |
| 作者: entertest 于 2005/6/3 10:23:00 發(fā)布:
to chargepump 不知道這樣能不能把圖貼上去 和osc沒有關(guān)系,只是控制輸出高低電平的 * - 本貼最后修改時間:2005-6-3 10:27:02 修改者:entertest http://www.21icsearch.com/buzi/upimage/upfile2005/img/200506/2005631036577356.jpg |
|
| 8樓: | >>參與討論 |
| 作者: chargepump 于 2005/6/3 13:44:00 發(fā)布:
我有點想法,不知道對不對: 從你給的圖上看,我猜想:if Vin from 0 to 1, 電路電流不斷增加,OUTPUT Vout 不斷降低,由于電路電流不斷增加,使得電阻r上面的壓降不斷增加,引起pmos源端電壓降低,于是pmos的柵源電壓更加小,使得pmos更容易關(guān)斷,從而加快轉(zhuǎn)換速度。 |
|
| 9樓: | >>參與討論 |
| 作者: entertest 于 2005/6/3 19:50:00 發(fā)布:
你的意思是說落后導(dǎo)通,提前關(guān)斷? 你的意思是說落后導(dǎo)通,提前關(guān)斷? |
|
| 10樓: | >>參與討論 |
| 作者: wen_1982 于 2005/6/4 14:15:00 發(fā)布:
延時的吧? |
|
| 11樓: | >>參與討論 |
| 作者: entertest 于 2005/6/4 15:29:00 發(fā)布:
按照功能分析 應(yīng)該是做延時的 * - 本貼最后修改時間:2005-6-4 17:23:40 修改者:entertest |
|
|
|
| 免費注冊為維庫電子開發(fā)網(wǎng)會員,參與電子工程師社區(qū)討論,點此進入 |
Copyright © 1998-2006 m.58mhw.cn 浙ICP證030469號 |