雙泵浦是一種通用功能,已用于各種并行數(shù)據(jù)傳輸接口。甚至高速數(shù)據(jù)轉(zhuǎn)換器也采用了這種技術(shù)。例如,在圖 3 所示的模數(shù)轉(zhuǎn)換器 (ADC) 時(shí)序圖中,一個(gè)樣本在一個(gè)完整時(shí)鐘周期所需的時(shí)間內(nèi)被數(shù)字化,但數(shù)字輸出使用 DDR ...
時(shí)間:2023-07-04 閱讀:652 關(guān)鍵詞:DDR內(nèi)存
CMOS邏輯系統(tǒng)的功耗主要與時(shí)鐘頻率、系統(tǒng)內(nèi)各柵極的輸入電容以及電源電壓有關(guān)。器件形體尺寸減小后,電源電壓也隨之降低,從而在柵極層大大降低功耗。這種低電壓器件擁有更...
分類(lèi):電源技術(shù) 時(shí)間:2022-05-19 閱讀:484 關(guān)鍵詞:DDR內(nèi)存電源
采用400MHz主頻的Au1200核DDR內(nèi)存實(shí)現(xiàn)多媒體導(dǎo)航系統(tǒng)的設(shè)計(jì)方案
引言 多媒體導(dǎo)航系統(tǒng)集成了現(xiàn)今深受歡迎的PMP和GPS的雙重功能,可以提供音視頻播放、GPS智能路徑指引、電子文檔瀏覽、圖片瀏覽等一系列服務(wù)。在多媒體播放方面,支持MPE...
時(shí)間:2020-07-27 閱讀:914 關(guān)鍵詞:采用400MHz主頻的Au1200核DDR內(nèi)存實(shí)現(xiàn)多媒體導(dǎo)航系統(tǒng)的設(shè)計(jì)方案DDR內(nèi)存
電源設(shè)計(jì)小貼士39:DDR內(nèi)存電源
CMOS 邏輯系統(tǒng)的功耗主要與時(shí)鐘頻率、系統(tǒng)內(nèi)各柵極的輸入電容以及電源電壓有關(guān)。器件形體尺寸減小后,電源電壓也隨之降低,從而在柵極層大大降低功耗。這種低電壓器件擁有...
分類(lèi):電源技術(shù) 時(shí)間:2011-12-28 閱讀:1772 關(guān)鍵詞:電源設(shè)計(jì)小貼士39:DDR內(nèi)存電源
CMOS 邏輯系統(tǒng)的功耗主要與時(shí)鐘頻率、系統(tǒng)內(nèi)各柵極的輸入電容以及電源電壓有關(guān)。器件形體尺寸減小后,電源電壓也隨之降低,從而在柵極層大大降低功耗。這種低電壓器件擁有...
分類(lèi):電源技術(shù) 時(shí)間:2011-12-16 閱讀:4059 關(guān)鍵詞:DDR內(nèi)存電源內(nèi)存電源
摘要:隨著數(shù)據(jù)存儲(chǔ)量的日益加大以及存儲(chǔ)速度的加快,大容量的高速存儲(chǔ)變得越來(lái)越重要。內(nèi)存條既能滿足大容量的存儲(chǔ)又能滿足讀寫(xiě)速度快的要求,這樣使得對(duì)內(nèi)存條控制的應(yīng)用...
分類(lèi):EDA/PLD/PLC 時(shí)間:2010-06-29 閱讀:4332 關(guān)鍵詞:基于FPGA的DDR內(nèi)存條的控制研究EP2C20F484C6HYMD564M646CP6-JFPGADDR內(nèi)存條
安森美半導(dǎo)體推出新款DDR內(nèi)存電源控制器
安森美半導(dǎo)體(ONSemiconductor)公司宣布拓展其電腦電源產(chǎn)品線,推出新款DDR內(nèi)存電源控制器——NCP5214。新器件集成了VDDQ和VTT終端電壓,有助于提高筆記本電腦系統(tǒng)效率,并延長(zhǎng)電池壽命。NCP5214集成兩個(gè)電壓的輸出...
分類(lèi):其它 時(shí)間:2007-12-18 閱讀:1648 關(guān)鍵詞:安森美半導(dǎo)體推出新款DDR內(nèi)存電源控制器NCP5214
- 編碼器的工作原理及作用1
- 超強(qiáng)整理!PCB設(shè)計(jì)之電流與線寬的關(guān)系2
- 三星(SAMSUNG)貼片電容規(guī)格對(duì)照表3
- 電腦藍(lán)屏代碼大全4
- 國(guó)標(biāo)委發(fā)布《電動(dòng)汽車(chē)安全要求第3部分:人員觸電防護(hù)》第1號(hào)修改單5
- 通俗易懂談上拉電阻與下拉電阻6
- 繼電器的工作原理以及驅(qū)動(dòng)電路7
- 電容單位8
- 跟我學(xué)51單片機(jī)(三):?jiǎn)纹瑱C(jī)串口通信實(shí)例9
- 一種三極管開(kāi)關(guān)電路設(shè)計(jì)10














