淺談基于C8051F060單片機控制AD9833實現(xiàn)FSK調(diào)制
出處:festool 發(fā)布于:2011-06-21 11:35:58
數(shù)字調(diào)頻又稱移頻鍵控,簡記為FSK,它是載波頻率隨數(shù)字信號而變化的一種調(diào)制方式。利用基帶數(shù)字信號離散取值特點去鍵控載波頻率以傳遞信息的一種數(shù)字調(diào)制技術(shù)。除具有兩個符號的二進制頻移鍵控之外,尚有代表多個符號的多進制頻移鍵控,簡稱多頻調(diào)制。一種用多個載波頻率承載數(shù)字信息的調(diào)制類型。常見的是用兩個頻率承載二進制1和0的雙頻FSK系統(tǒng)。由于FSK具有方法簡單、易于實現(xiàn)、抗噪聲和抗衰落性能較強等優(yōu)點,因此在現(xiàn)代數(shù)字通信系統(tǒng)的低、中速數(shù)據(jù)傳輸中得到了廣泛應(yīng)用。
直接數(shù)字頻率合成技術(shù)(DDS)將先進的數(shù)字處理技術(shù)與方法引入信號合成領(lǐng)域。DDS器件采用高速數(shù)字電路和高速D/A轉(zhuǎn)換技術(shù),具備頻率轉(zhuǎn)換時間短、頻率分辨率高、頻率穩(wěn)定度高、輸出信號頻率和相位可快速程控切換等優(yōu)點,可以實現(xiàn)對信號的全數(shù)字式調(diào)制。
DDS芯片--AD9833的介紹
與傳統(tǒng)的頻率合成技術(shù)相比,DDS技術(shù)具有很多優(yōu)點:頻率切換時間短、工作頻率范圍寬、頻率分辨率高、相位變化連續(xù)和容易對輸出信號實現(xiàn)調(diào)制等。DDS主要由標(biāo)準(zhǔn)參考頻率源、相位累加器、波形存儲器、數(shù)/模轉(zhuǎn)換器、低通平滑濾波器等構(gòu)成。其中,參考頻率源一般是一個高穩(wěn)定度的晶體振蕩器,其輸出信號用于DDS中各部件同步工作。DDS的實質(zhì)是對相位進行可控等間隔的采樣。
AD9833是ADI公司生產(chǎn)的一款低功耗,可編程波形發(fā)生器,能夠產(chǎn)生正弦波、三角波、方波輸出。波形發(fā)生器廣泛應(yīng)用于各種測量、激勵和時域響應(yīng)領(lǐng)域,AD9833無需外接元件,輸出頻率和相位都可通過軟件編程,易于調(diào)節(jié),頻率寄存器是28位的,主頻時鐘為25MHz時,為0.1Hz,主頻時鐘為1MHz時,可以達到0.004Hz.可以通過3個串行接口將數(shù)據(jù)寫入AD9833,這3個串口的工作頻率可以達到40MHz,易于與DSP和各種主流微控制器兼容。AD9833的工作電壓范圍為2.3V-5.5V.AD9833還具有休眠功能,可使沒被使用的部分休眠,減少該部分的電流損耗,例如,若利用AD9833輸出作為時鐘源,就可以讓DAC休眠,以減小功耗,該電路采用10引腳MSOP型表面貼片封裝,體積很小。
AD9833的內(nèi)部電路包括數(shù)字器件和模擬器件兩部分。主要由相位累加器(由加法器和相位寄存器組成)、ROM波形查詢表、數(shù)模轉(zhuǎn)換器DAC和低通濾波器LPF構(gòu)成。AD9833的基本結(jié)構(gòu)原理如圖1所示。其中M為頻率控制字、FMCLK為時鐘頻率,相位累加器在時鐘FMCLK的控制下以步長M作累加,相位寄存器的輸出與相位控制字相加后輸入到正弦查詢表地址中。正弦查詢表包含1個周期正弦波的數(shù)字幅度信息,每個地址對應(yīng)正弦波中0°~360°范圍內(nèi)的1個相位點。查詢表把輸入的地址相位信息映射成正弦波幅度的數(shù)字量信號S(n),經(jīng)D/A轉(zhuǎn)化器變成階梯波S(t),再經(jīng)低通濾波器平滑后就可得到合成的信號波形。其形狀取決于波形ROM中存放的幅碼,因此用DDS可以產(chǎn)生任意波形。輸出正弦波頻率為:fOUT=M(fMCK/228),其中,M為頻率控制字,由外部編程給定,其范圍為0≤M≤228-1 .

圖1 AD9833的基本結(jié)構(gòu)原理圖
硬件電路連接
本設(shè)計用Silicon Labs公司推出的完全集成的混合信號片上系統(tǒng)C8051F060來控制AD9833,C8051F060有大量的數(shù)字資源需要通過4個低端I/O端口P0、P1、P2和P3才能使用。P0、P1、P2和P3的每個引腳既可定義為通用的端口I/O引腳,又可以分配給一個數(shù)字外設(shè)或功能(例如:UART0或INT1)。不管引腳被分配給一個數(shù)字外設(shè)或是作為通用I/O,總是可以通過讀相應(yīng)的數(shù)據(jù)寄存器得到端口I/O引腳的狀態(tài)。
AD9833與單片機C8051F060連接時,使用單片機的3個I/O口和AD9833連接。FSYNC(控制輸入,低電平有效)與單片機的可編程管腳P0.7連接,SCLK(串行時鐘輸入)與可編程管腳P0.4連接,SDATA(串行數(shù)據(jù)輸入)與可編程管腳P0.5連接。三個可編程管腳都可用軟件編程實現(xiàn)數(shù)據(jù)的傳送。硬件電路連接如圖2所示,單片機產(chǎn)生控制信號和波形參數(shù),通過串行接口將數(shù)據(jù)傳送到AD9833,經(jīng)AD9833輸出的正弦波信號再經(jīng)低通濾波后輸出。

圖2 硬件電路連接
軟件控制
寫數(shù)據(jù)到控制寄存器
單片機傳送數(shù)據(jù)到AD9833的時序如圖3所示:FSYNC引腳是使能引腳,電平觸發(fā)方式,低電平有效。進行串行數(shù)據(jù)傳輸時,F(xiàn)SYNC 引腳必須置低,這種情況下,16個SCLK的下降沿數(shù)據(jù)被送到AD9833的輸入移位寄存器。在第16個SCLK的下降沿FSYNC可以被置高,當(dāng)然,也可以連續(xù)加載多個16位數(shù)據(jù),僅在一個數(shù)據(jù)的第16個SCLK的下降沿時將FSYNC置高。需要注意的是,在FSYNC開始變?yōu)榈颓埃磳㈤_始寫數(shù)據(jù)時)),SCLK必須為高電平。

圖3 串行時序
單片機寫16位數(shù)據(jù)到AD9833時,高位在前,低位在后。用軟件模擬時鐘信號和片選信號。傳送數(shù)據(jù)的程序如下:

數(shù)據(jù)寫入方式
設(shè)置控制寄存器中的D15D14=00,表示數(shù)據(jù)寫入控制寄存器;設(shè)置B28(D13)=1,表示28位數(shù)據(jù)可以連續(xù)寫入頻率寄存器,默認(rèn)先寫入低14位頻率字,再連續(xù)寫入高14位頻率字到頻率寄存器中;設(shè)置B28(D13)=0,表示28位數(shù)據(jù)分兩次寫入頻率寄存器,此時配合 HLB 的值使用(當(dāng)HLB=1時允許高14位頻率字寫入到頻率寄存器,當(dāng)HLB=0時允許低14位頻率字寫入到頻率寄存器)。因此寫入到控制寄存器的數(shù)據(jù)可為:0010 0000 0000 0000,表示設(shè)置連續(xù)28位頻率字。數(shù)據(jù)寫入流程圖如圖4所示。

圖4 數(shù)據(jù)寫入流程圖
選擇頻率寄存器
由于AD9833片內(nèi)有2個頻率寄存器,即FREQ0、FREQ1,因此要確定是將頻率控制字寫入哪一個。這可通過設(shè)置 D15D14 的值來進行選擇,當(dāng)D15D14=01表示14位的頻率字將寫入FREQ0;當(dāng)D15D14=10表示14位的頻率字將寫入FREQ1.以輸出頻率為7230Hz為例,介紹寫入到頻率寄存器1的頻率字。
寫入低14位數(shù)據(jù)為:1011 0110 0001 1110,表示將低14位頻率字寫入FREQ1.
寫入高14位數(shù)據(jù)為:1000 0000 0000 1011,表示將高14位頻率字寫入FREQ1.
主程序設(shè)計
首先,對C8051F060單片機初始化,這包括單片機晶振初始化、端口初始化,定義控制AD9833的I/O接口及交叉開關(guān),接著初始化AD9833.當(dāng)AD9833初始化時,為避免DAC產(chǎn)生虛假輸出,RESET必須置為1(RESET不會復(fù)位頻率、相位和控制寄存器),直到配置完畢,需要輸出時才將RESET置為0;RESET為0后的8-9個MCLK時鐘周期可在DAC的輸出端觀察到波形。AD9833初始化流程圖如圖5所示。然后,寫頻率寄存器0的控制字(0x2000),在進行FSK調(diào)制時,AD9833的兩個頻率寄存器裝載不同的頻率值,本實驗中,頻率寄存器0裝載低頻率6830Hz,頻率寄存器1裝載高頻率7230Hz,通過設(shè)置AD9833的控制寄存器的FSELECT位來選擇頻率寄存器。主程序流程如圖6所示。

圖5 AD9833初始化 圖6 主程序流程圖
實驗結(jié)果
在示波器上能觀測到FSK調(diào)制信號,為方便截圖,設(shè)置頻率為7230Hz的正弦信號在示波器上進行觀察,圖7是頻率為7230Hz的正弦信號經(jīng)過低通濾波之后的頻譜圖。由圖7可以看出,實際輸出頻率為7.22985Hz.圖8是對應(yīng)的時域圖形。

圖7 輸出頻率為7230Hz的頻譜圖 圖8 頻率為7230Hz時域圖
結(jié)論
本實驗中設(shè)計的FSK調(diào)制信號,在工程中有較強的實用價值,已成功應(yīng)用于井下聲波傳輸系統(tǒng)中。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- ARM技術(shù)架構(gòu)與應(yīng)用開發(fā)實踐指南2026/1/6 10:40:19
- 嵌入式實時操作系統(tǒng)(RTOS)選型與移植技術(shù)指南2025/12/31 10:42:31
- 工業(yè)嵌入式系統(tǒng):通信接口技術(shù)選型與抗干擾設(shè)計實踐2025/12/15 14:36:53
- 深入解析嵌入式 OPENAMP 框架:開啟異核通信新時代2025/7/22 16:27:29
- 一文快速了解OPENWRT基礎(chǔ)知識2025/7/14 16:59:04









