基于DSP的CPLD多方案現(xiàn)場可編程配置
出處:互聯(lián)網(wǎng) 發(fā)布于:2011-06-19 17:59:48
20世紀70年代,早的可編程邏輯器件--PLD誕生了。其輸出結(jié)構(gòu)是可編程的邏輯宏單元,因為它的硬件結(jié)構(gòu)設(shè)計可由軟件完成(相當(dāng)于房子蓋好后人工設(shè)計局部室內(nèi)結(jié)構(gòu)),因而它的設(shè)計比純硬件的數(shù)字電路具有很強的靈活性,但其過于簡單的結(jié)構(gòu)也使它們只能實現(xiàn)規(guī)模較小的電路。為彌補PLD只能設(shè)計小規(guī)模電路這一缺陷,20世紀80年代中期,推出了復(fù)雜可編程邏輯器件--CPLD.
CPLD主要是由可編程邏輯宏單元(MC,Macro Cell)圍繞中心的可編程互連矩陣單元組成。其中MC結(jié)構(gòu)較復(fù)雜,并具有復(fù)雜的I/O單元互連結(jié)構(gòu),可由用戶根據(jù)需要生成特定的電路結(jié)構(gòu),完成一定的功能。由于CPLD內(nèi)部采用固定長度的金屬線進行各邏輯塊的互連,所以設(shè)計的邏輯電路具有時間可預(yù)測性,避免了分段式互連結(jié)構(gòu)時序不完全預(yù)測的缺點。
在繼電保護測試裝置中, 既有復(fù)雜的算法, 又涉及多種檢測與控制方案。用DSP實現(xiàn)算法和多方案的配置,用CPLD進行實時檢測和控制,是一種較好的獨立運行模式。一般CPLD的配置依靠專用配置PROM或電纜來完成。本文介紹基于DSP的CPLD多方案現(xiàn)場可編程配置方法。
1 總體描述
系統(tǒng)中的DSP采用TI公司的定點數(shù)字信號處理器TMS320C5402.它采用4總線4級流水線的增強型哈佛結(jié)構(gòu),處理速度為100MIPS;具有片內(nèi)4K×16位的ROM和16K×16位的DARAM, 2個多通道緩沖串行口(McBSP),1個直接存儲控制器(DMA)等片內(nèi)外圍電路;外部可擴展至1M×16位存儲空間,芯片采用3.3V電源電壓。
TMS320C5402的多通道緩沖串行口(multi-channel buffercd scrial port)具備標(biāo)準(zhǔn)串行口的所有功能,可設(shè)定收發(fā)數(shù)據(jù)格式(8位~32位);在8位不擴展模式下,可選擇高位(MSB)先送或低位(LSB)先送。直接存儲控制器(DMA)可以實現(xiàn)數(shù)據(jù)在串行口McBSP和內(nèi)部DARAM間的直接交換, 提高工作效率, 節(jié)省運行時間。
CPLD采用Altera公司FLEX10K系列的EPFl0KIOA7C144-1.可用資源有576個邏輯單元(LE)、72個邏輯陣列塊(LAB)、3個嵌入式陣列塊(EAB)和102個I/O引腳,電源電壓為3.3V.
FLEX1OK的配置由Altera的專用串行配置PROM(EPCI)或系統(tǒng)控制器提供的數(shù)據(jù)宋完成,也由編程硬件通過電纜(BytcBlastcrMV)進行在線配置。依據(jù)控制配置過程的器件不同, 可將配置分為主動配置和被動配置兩類;依據(jù)配置數(shù)據(jù)流的格式不同, 可將配置分為串行配置和并行配置兩類。本文采用的是在微處理器控制下的被動串行配置(passivc serial)模式。配置連接示意如圖1所示。

其中,DSP的XF作為輸出控制CPLD的nCONFIG,INTO和INT1作為輸入監(jiān)控CPLD的nSTATUS和1NT DONE,緩沖串行口的BCLKX0和BDX0分別接CPLD的DCLK和DATA0,BCLKR0 作為輸入端檢測CONF DONE的信號。TMS320C5402和EPFl0KIOATC144-1都采用3.3V電源電壓。
2 配置數(shù)據(jù)的獲取和存儲
對CPLD的配置設(shè)計完成以后,MAX+PLUS II的編譯器在編譯過程中自動產(chǎn)生一個存儲器目標(biāo)文件(*.sof)。在存儲器目標(biāo)文件(*.sof)的基礎(chǔ)上,可以生成其它類型配置文件。我們所用到的是十六進制文件(*.hex),是ASCII形式的配置數(shù)據(jù)文件。使用MAX+PLUSII生成十六進制文圖2十六進制文件(*.hex)的生成過程件(*hex)的過程,如圖2所示。

①完成編譯之后,從"FILE"菜單中選擇"ConvertSRAM Object Files|…"(圖中a);
?、谶x擇相應(yīng)的配置文件*.sof(圖中b);
?、墼O(shè)定輸出文件格式為。hex(圖中c);
?、苓x擇對應(yīng)輸出文件·。hex(圖中d);
?、蔹c擊"OK"確認(圖中e)。
然后,在MAx+PLUSII環(huán)境下打開生成的十六進制文件(*.hex),便可獲取到ASCIl格式的配置數(shù)據(jù)。將配置數(shù)據(jù)通過DSP的開發(fā)軟件轉(zhuǎn)化成二進制數(shù)據(jù),通過DSP存入其外部大容量數(shù)據(jù)存儲器(flash memory)中。
EPF10K10ATCl44_1的二進制配置數(shù)據(jù)大小約為120000位,即14.6KB.TMS320C5402的內(nèi)部DARAM為16K×16位,外部存儲空間為lM×1 6位,故可存儲數(shù)十個配置文件。
3 對CPLD多方案現(xiàn)場可編程配置的實現(xiàn)
在DSP的控制下,將所需配置方案的配置數(shù)據(jù),采用被動串行配置方式完成cPLD的配置。
3.1 引腳描述與配置時序
FLExlOK的引腳及功能如下:
MSELO、MSEL1一配置方式選擇端;
nSTATus一器件的狀態(tài)輸出端,器件配置發(fā)生問題時被拉低,漏極開路;
nCONFIG一配置控制輸入端,低電平復(fù)位器件,上升沿跳變啟動配置,漏極開路;
CONF一DONE一狀態(tài)輸出端,配置時為低,配置數(shù)據(jù)接收完畢后釋放,漏極開路;
1NT-DONE一狀態(tài)指示端,配置時為低,配置數(shù)據(jù)初始化完成后釋放,漏極開路;
DCLK一配置時鐘信號端;
DATA0--配置數(shù)據(jù)輸入端。
被動串行配置(PS模式)的時序如圖3所示。

圖3中關(guān)鍵的時序參數(shù)如表1所列。

3.2配置過程描述
參照被動串行配置時序,DSP控制下CPLD現(xiàn)場配置的實現(xiàn)過程如下所述。
首先,DSP將一個方案的配置數(shù)據(jù)從外部數(shù)據(jù)存儲器中讀入內(nèi)部DARAM.然后,在DCONFIG上產(chǎn)生一個由低到高的跳變,使CPLD進入配置狀態(tài),等待CPLD釋放nSTATUS.nSTATuS變高之后,通過McBSP在時鐘(DCLK)上升沿將配置數(shù)據(jù)逐位送到DATA0上,時鐘(DCLK)頻率選為10MHz。CPLD接收完所有配置數(shù)據(jù)(120 000字節(jié))后,會釋放CONF_DONE,變成高電平,之后DSP仍須在DCLK上輸出脈沖來初始化CPLD器件,直到INT_DONE被釋放變成高電平,表示CPLD器件初始化完畢,進入用戶狀態(tài),配置過程結(jié)束。在配置的過程中,沒有握手信號。一旦CPLD檢測到出錯,會將nSTATus拉低,此時會產(chǎn)生DSP外部中斷。DSP響應(yīng)中斷后,在nCONFIG上產(chǎn)生一個由低到高的跳變,重新開始配置,或者DSP檢測到配置出錯,也要強制重新開始配置。
配置結(jié)束后,DSP和CPLD將工作于該方案模式下。當(dāng)需要進入其它方案模式時,DSP按照需求讀入新的配置方案數(shù)據(jù),對CPLD重新進行配置。由于DSP的高處理速度(100MIPS)和配置時鐘的高頻率(10MHz),使得CPLD的配置時間小于20ms,因此可以快速、靈活地實現(xiàn)各配置方案間的現(xiàn)場實時切換。
結(jié)束語
本設(shè)計的思路及方法也適用于其它DSP+CPLD/FPGA或MCU+CPLD/FPGA系統(tǒng),利用系統(tǒng)中現(xiàn)有的DSP/MCU和大容量通用數(shù)據(jù)存儲器,省去專用的配置PROM,方便靈活地實現(xiàn)對CPLD的現(xiàn)場可編程配置。
參考文獻:
[1]. CPLD datasheet http://m.58mhw.cn/datasheet/CPLD_1136600.html.
[2]. FLEX10K datasheet http://m.58mhw.cn/datasheet/FLEX10K_328755.html.
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 掌握 DSP:原理剖析與應(yīng)用實踐2025/5/8 14:03:24
- 模糊邏輯在 DSP 上實時執(zhí)行2023/7/25 17:13:30
- 多速率DSP及其在數(shù)模轉(zhuǎn)換中的應(yīng)用2023/6/12 15:28:52
- 使用 DSP 加速 CORDIC 算法2023/3/29 15:46:30
- 高速DSP系統(tǒng)的信號完整性2022/9/26 16:45:38









