去耦電容的選擇和布局
出處:jpxh 發(fā)布于:2008-09-16 15:44:15
在電子系統(tǒng)中選擇什么類型的去耦電容,以及如何對這些電容進(jìn)行合理的布局,有一套較為嚴(yán)格的數(shù)學(xué)模型和理論,同時還需要相應(yīng)的分析工具進(jìn)行分析。由于這部分內(nèi)容超出了本書的研究范圍,因此本節(jié)僅采用一些現(xiàn)成的結(jié)果和Xilinx的一些推薦數(shù)據(jù)來完成去耦網(wǎng)絡(luò)的設(shè)計。
在使用去耦電容時,重要的是減少引線長度和減小寄生電感,并將電容盡可能地安裝在器件邊上。為此,電源和地之間的閉環(huán)回路(該閉環(huán)回路與EMI特性有關(guān))需要在CPLD/FPGA器件的電源腳附近放置一個去耦電容來實現(xiàn)。距離電源引腳越近,效果會越好。
由于器件工作的頻率越高,轉(zhuǎn)換速率越陡峭,所產(chǎn)生的RF電流頻譜就越大,需要并接各種去耦電容。并接電容的放置一般用于過濾高頻町胄邕量并對線路板噪聲產(chǎn)生旁路作用,通常將多種電容成對圍繞在CPLD/FPGA器件四周,放置在電源和接地引腳之間。在50 MHz系統(tǒng)頻率以下,典型的高頻去耦電容為0.1μF與0.001μF并聯(lián)。在更高時鐘頻率下,則應(yīng)選擇0.01μF和100μF電容并聯(lián)。
在實際應(yīng)用中,使用多的去耦電容器是鉭電解電容和高頻陶瓷片電容。去耦電容通常是根據(jù)時鐘或器件工作的第1諧波來選擇,而主要的RF電流是由3次諧波或5次諧波產(chǎn)生的。此時還應(yīng)考慮該相位的諧波,需要利用各種電容來去耦。另外,時鐘的諧波分量也是一個必須考慮的參數(shù),通常只要對時鐘的5次諧波以下的分量進(jìn)行處理就足夠了。如下圖所示為常用去耦電容器的自激頻率響應(yīng)曲線,在自激頻率點附近等效阻抗,去耦的效果也。在設(shè)計中,不同的電容器扮演不同的角色。

圖 常用去耦電容器的自激頻率響應(yīng)曲線
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 電表互感器匝數(shù)倍率怎么看?2025/9/5 17:05:11
- 顏色傳感器原理及實際應(yīng)用案例2025/9/5 16:09:23
- 調(diào)諧器和調(diào)制器的區(qū)別2025/9/4 17:25:45
- 有載變壓器和無載變壓器的區(qū)別有哪些2025/9/4 17:13:35
- 什么是晶體諧振器?晶體諧振器的作用2025/9/4 16:57:42









