ISE的語言模板
出處:wzf13 發(fā)布于:2008-09-16 15:02:06

圖1 ISE工具完成系統(tǒng)同步接口的輸入偏移約束設計
另一個非常重要的接口應用是源同步接口的輸入時序分析和約束,如圖2所示。

圖2 源同步接口的時序輸入分析和示意
這是一個典型的源同步系統(tǒng)設計范例,系統(tǒng)時鐘只在發(fā)送器件中使用。源同步系統(tǒng)在發(fā)送器件中重新產(chǎn)生了時鐘,與數(shù)據(jù)一起送出。為了盡可能減小時鐘與數(shù)據(jù)的延時偏差,時鐘線在板子上的布線與數(shù)據(jù)線一致。所以周期只取決于接受器件和噪聲干擾,因此源同步系統(tǒng)可以運行在較高的速度下,典型的應用就是DDR接口。因為時鐘是為發(fā)送數(shù)據(jù)重新產(chǎn)生的,所以可能有幾種時鐘對齊的模式。圖3(a)所示是一個理想的邊沿對齊的DDR源同步接口。在這種情況下,第1個數(shù)據(jù)叫做“上升數(shù)據(jù)”,和時鐘上升延是一起開始的;第2個數(shù)據(jù)叫做“下降數(shù)據(jù)”,是和時鐘下降沿一起開始的。因為數(shù)據(jù)和時鐘沿是對齊的,所以這種接口就叫做“邊沿對齊”。因為兩個數(shù)據(jù)在一個時鐘周期內(nèi)發(fā)出,所以這種接口叫做“雙數(shù)據(jù)率接口”(DDR)。圖3(b)所示是一個理想的中間對齊DDR源同步接口,圖中的第1個數(shù)據(jù)叫做“上升數(shù)據(jù)”,在時鐘上升延時之前就開始了,時鐘上升沿正好位于數(shù)據(jù)中間;第2個數(shù)據(jù)叫做“下降數(shù)據(jù)”,在時鐘下降沿之前開始,時鐘下降沿正好位于數(shù)據(jù)中間。因為時鐘沿在數(shù)據(jù)中間,所以叫做“中間對齊”。

圖3 時鐘對齊模式
上一篇:FPGA器件配置流程
下一篇:有多種定義輸入偏移約束的方式
版權與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權均屬于維庫電子市場網(wǎng),轉載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關法律責任。
本網(wǎng)轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉載時,必須保留本網(wǎng)注明的作品出處,并自負版權等法律責任。
如涉及作品內(nèi)容、版權等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關權利。
- EDA技術工具鏈與全流程設計運維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調(diào)試與優(yōu)化實操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調(diào)理技術與抗干擾工程方案2025/12/15 14:39:08
- PLC設備如何選型2025/9/5 17:15:14









