EDK工具自定義IP核
出處:交流 發(fā)布于:2008-09-11 17:09:42
EDK工具自帶了豐富的IP核,方便用戶構(gòu)建復(fù)雜的嵌入式系統(tǒng)。用戶也可以通過(guò)EDK提供的CIP(Create or Import Penpheral)向?qū)?lái)構(gòu)建自己的IP核實(shí)現(xiàn)特定的一些功能來(lái)擴(kuò)充自己的IP庫(kù),并達(dá)到IP核復(fù)用的目的。
CIP在建立用戶的P核時(shí),使用了一種專用的接口規(guī)范(IPIF)。
IPIF是一個(gè)驗(yàn)證并優(yōu)化的高度參數(shù)化的定制接口,其結(jié)構(gòu)如圖1所示。它提供了一個(gè)簡(jiǎn)化的總線協(xié)議IPIC(IP Interconnect),操作這個(gè)總線與直接操作PLB及OPB這些總線相比要簡(jiǎn)單很多。通過(guò)IPIF模塊,并對(duì)其進(jìn)行參數(shù)化定制來(lái)滿足設(shè)計(jì)需求,將大大降低設(shè)計(jì)與測(cè)試工作量。

圖1 IPIF結(jié)構(gòu)
運(yùn)行CIP向?qū)?,將?huì)創(chuàng)建兩個(gè)模板文件用來(lái)幫助設(shè)計(jì)者完成IP與系統(tǒng)的連接。這兩個(gè)文件分別是頂層模板test_ip.vhd和用戶邏輯模板user_logic.vhd,如圖2所示。

圖2 CIP生成的自定義IP的文件結(jié)構(gòu)
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場(chǎng)疑難問(wèn)題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場(chǎng)調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號(hào)采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- PCB基材選型與性能適配核心技術(shù)規(guī)范
- 過(guò)采樣技術(shù)與數(shù)字濾波如何共同提升 ADC 的有效位數(shù)
- MOSFET寄生參數(shù)對(duì)電路性能的影響
- 集成與分立方案:電機(jī)驅(qū)動(dòng)電源設(shè)計(jì)如何選?
- 汽車電子連接器應(yīng)用與要求
- PCB埋盲孔設(shè)計(jì)與工藝適配核心技術(shù)規(guī)范
- 如何提高M(jìn)OSFET在惡劣環(huán)境下的可靠性?
- 繼電器觸點(diǎn)壽命及可靠性分析
- 可重構(gòu)濾波器技術(shù):滿足多標(biāo)準(zhǔn)通信系統(tǒng)的靈活需求
- 磁集成技術(shù)在小型化電源設(shè)計(jì)中的應(yīng)用









