Altium Designer 可支持 LatticeXP2 與 Altera Stratix® III 處理器
出處:conwh 發(fā)布于:2008-11-08 09:11:27
Altium 進(jìn)一步加強(qiáng)FPGA支持力度,現(xiàn)可支持 Altera Stratix? III 與 LatticeXP2 系列可編程器件,為電子設(shè)計(jì)人員開(kāi)辟了全新的天地,幫助他們充分發(fā)揮 FPGA 的功能,能夠?qū)崟r(shí)探索全新的設(shè)計(jì)理念,而且不必在設(shè)計(jì)過(guò)程中的早期階段就匆忙作出終的器件選擇決定。
Altera Stratix? III 與 LatticeXP2 可編程器件進(jìn)一步壯大了 Altium 不斷增長(zhǎng)的可支持器件產(chǎn)品陣營(yíng),繼續(xù)印證了為設(shè)計(jì)人員提供支持不同廠(chǎng)商技術(shù)標(biāo)準(zhǔn)的一體化高靈活性電子產(chǎn)品設(shè)計(jì)解決方案的一貫承諾。從事嵌入式設(shè)計(jì)工作或希望將此前固化的功能更多地轉(zhuǎn)移到軟領(lǐng)域中的電子設(shè)計(jì)人員現(xiàn)在能夠方便地探索全新的設(shè)計(jì)理念。這些設(shè)計(jì)人員能夠嘗試采用不同的器件,從而確定其設(shè)計(jì)方案實(shí)時(shí)執(zhí)行所需的器件,同時(shí)又能避免在整個(gè)過(guò)程中進(jìn)行大規(guī)模的重復(fù)設(shè)計(jì)工作。
Altium 的一體化電子產(chǎn)品設(shè)計(jì)環(huán)境可提供預(yù)合成的即用型“軟”FPGA 組件,能夠使設(shè)計(jì)人員擺脫不利于創(chuàng)新的“附著式”IP 問(wèn)題,從而可便捷地改變器件,或?qū)ζ骷M(jìn)行編程。由于 Altium 針對(duì)所有其支持
的 Xilinx?、Altera?、Lattice? 以及Actel? FPGA器件系列的組件進(jìn)行了預(yù)合成,因此系統(tǒng)將根據(jù)目標(biāo)器件自動(dòng)提取適當(dāng)?shù)哪P停⒃谡麄€(gè)設(shè)計(jì)進(jìn)程中應(yīng)用它們,從而優(yōu)化并加速設(shè)計(jì)進(jìn)程,使工程師能夠在沒(méi)有任何約束的情況下自由嘗試采用不同的器件方案。
Altium 執(zhí)行官兼創(chuàng)始人 Nick Martin 指出:“電子設(shè)計(jì)人員正迅速認(rèn)識(shí)到,必須取消功能性的物理硬件限制,而且應(yīng)盡可能發(fā)揮 FPGA 等可編程器件的潛力。Altium不斷為 Altium Designer 添加對(duì)可編程器件的支持能力,為設(shè)計(jì)人員提供盡可能多的選擇,使他們能夠更好地去探索并嘗試使用不同的設(shè)計(jì)方案,然后再明確終部署與制造方案,整個(gè)工作都是在統(tǒng)一的一體化設(shè)計(jì)環(huán)境中完成的。要想以全新的方式打造新一代電子產(chǎn)品,這種高度的靈活性和自由度將發(fā)揮作用。”
“Altium 的一體化設(shè)計(jì)環(huán)境可顯著簡(jiǎn)化設(shè)計(jì)工作。無(wú)論電子產(chǎn)品設(shè)計(jì)人員是老道的 FPGA 編程還是初出茅廬的新手,都可在無(wú)需學(xué)習(xí)專(zhuān)門(mén)的新技能的情況下便捷地設(shè)計(jì)出智能型產(chǎn)品?!?BR>
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類(lèi)作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場(chǎng)疑難問(wèn)題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場(chǎng)調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號(hào)采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- 編碼器的工作原理及作用1
- 超強(qiáng)整理!PCB設(shè)計(jì)之電流與線(xiàn)寬的關(guān)系2
- 三星(SAMSUNG)貼片電容規(guī)格對(duì)照表3
- 電腦藍(lán)屏代碼大全4
- 國(guó)標(biāo)委發(fā)布《電動(dòng)汽車(chē)安全要求第3部分:人員觸電防護(hù)》第1號(hào)修改單5
- 通俗易懂談上拉電阻與下拉電阻6
- 繼電器的工作原理以及驅(qū)動(dòng)電路7
- 電容單位8
- 跟我學(xué)51單片機(jī)(三):?jiǎn)纹瑱C(jī)串口通信實(shí)例9
- 一種三極管開(kāi)關(guān)電路設(shè)計(jì)10
- 微帶線(xiàn)阻抗匹配設(shè)計(jì)與實(shí)操調(diào)試技巧
- 從S參數(shù)到實(shí)際元件:微帶線(xiàn)濾波器的設(shè)計(jì)與仿真流程
- IP67/IP68連接器設(shè)計(jì)解析
- 電源管理IC失效的常見(jiàn)原因
- MOSFET體二極管特性分析
- PCB高頻高速信號(hào)布線(xiàn)設(shè)計(jì)核心規(guī)范(實(shí)操版)
- 基于FPGA的FIR濾波器硬件實(shí)現(xiàn):架構(gòu)優(yōu)化與資源管理
- 工業(yè)自動(dòng)化設(shè)備連接器選型指南
- 提高電源管理IC可靠性的設(shè)計(jì)方法
- MOSFET柵極驅(qū)動(dòng)電路設(shè)計(jì)技巧









