|
|||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機(jī) | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計 | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
PROTEL技術(shù)大全,千辛萬苦找到,絕對有用 |
| 作者:qciqci 欄目:PCB技術(shù) |
PROTEL技術(shù)大全原理圖常見錯誤: (1)ERC報告管腳沒有接入信號: a. 創(chuàng)建封裝時給管腳定義了I/O屬性; b.創(chuàng)建元件或放置元件時修改了不一致的grid屬性,管腳與線沒有連上; c. 創(chuàng)建元件時pin方向反向,必須非pin NAME端連線。 (2)元件跑到圖紙界外:沒有在元件庫圖表紙中心創(chuàng)建元件。 (3)創(chuàng)建的工程文件網(wǎng)絡(luò)表只能部分調(diào)入pcb:生成netlist時沒有選擇為GLOBAL。 (4)當(dāng)使用自己創(chuàng)建的多部分組成的元件時,千萬不要使用annotate. 2.PCB中常見錯誤: (1)網(wǎng)絡(luò)載入時報告NODE沒有找到: a. 原理圖中的元件使用了pcb庫中沒有的封裝; b. 原理圖中的元件使用了pcb庫中名稱不一致的封裝; c. 原理圖中的元件使用了pcb庫中pin NUMBER不一致的封裝。如三極管:sch中pin NUMBER 為e,b,c, 而pcb中為1,2,3。 (2)打印時總是不能打印到一頁紙上: a. 創(chuàng)建pcb庫時沒有在原點(diǎn); b. 多次移動和旋轉(zhuǎn)了元件,pcb板界外有隱藏的字符。選擇顯示所有隱藏的字符, 縮小pcb, 然后移動字符到邊界內(nèi)。 (3)DRC報告網(wǎng)絡(luò)被分成幾個部分: 表示這個網(wǎng)絡(luò)沒有連通,看報告文件,使用選擇CONNECTED COPPER查找。 另外提醒朋友盡量使用WIN2000, 減少藍(lán)屏的機(jī)會;多幾次導(dǎo)出文件,做成新的DDB文件,減少文件尺寸和PROTEL僵死的機(jī)會。如果作較復(fù)雜得設(shè)計,盡量不要使用自動布線。 在PCB設(shè)計中,布線是完成產(chǎn)品設(shè)計的重要步驟,可以說前面的準(zhǔn)備工作都是為它而做的, 在整個PCB中,以布線的設(shè)計過程限定最高,技巧最細(xì)、工作量最大。PCB布線有單面布線、 雙面布線及多層布線。布線的方式也有兩種:自動布線及交互式布線,在自動布線之前, 可以用交互式預(yù)先對要求比較嚴(yán)格的線進(jìn)行布線,輸入端與輸出端的邊線應(yīng)避免相鄰平行, 以免產(chǎn)生反射干擾。必要時應(yīng)加地線隔離,兩相鄰層的布線要互相垂直,平行容易產(chǎn)生寄生耦合。 自動布線的布通率,依賴于良好的布局,布線規(guī)則可以預(yù)先設(shè)定, 包括走線的彎曲次數(shù)、導(dǎo)通孔的數(shù)目、步進(jìn)的數(shù)目等。一般先進(jìn)行探索式布經(jīng)線,快速地把短線連通, 然后進(jìn)行迷宮式布線,先把要布的連線進(jìn)行全局的布線路徑優(yōu)化,它可以根據(jù)需要斷開已布的線。 并試著重新再布線,以改進(jìn)總體效果。 對目前高密度的PCB設(shè)計已感覺到貫通孔不太適應(yīng)了, 它浪費(fèi)了許多寶貴的布線通道,為解決這一矛盾,出現(xiàn)了盲孔和埋孔技術(shù),它不僅完成了導(dǎo)通孔的作用, 還省出許多布線通道使布線過程完成得更加方便,更加流暢,更為完善,PCB 板的設(shè)計過程是一個復(fù)雜而又簡單的過程,要想很好地掌握它,還需廣大電子工程設(shè)計人員去自已體會, 才能得到其中的真諦。 1 電源、地線的處理 既使在整個PCB板中的布線完成得都很好,但由于電源、 地線的考慮不周到而引起的干擾,會使產(chǎn)品的性能下降,有時甚至影響到產(chǎn)品的成功率。所以對電、 地線的布線要認(rèn)真對待,把電、地線所產(chǎn)生的噪音干擾降到最低限度,以保證產(chǎn)品的質(zhì)量。 對每個從事電子產(chǎn)品設(shè)計的工程人員來說都明白地線與電源線之間噪音所產(chǎn)生的原因, 現(xiàn)只對降低式抑制噪音作以表述: 眾所周知的是在電源、地線之間加上去耦電容。 盡量加寬電源、地線寬度,最好是地線比電源線寬,它們的關(guān)系是:地線>電源線>信號線,通常信號線寬為:0.2~0.3mm,最經(jīng)細(xì)寬度可達(dá)0.05~0.07mm,電源線為1.2~2.5 mm 對數(shù)字電路的PCB可用寬的地導(dǎo)線組成一個回路, 即構(gòu)成一個地網(wǎng)來使用(模擬電路的地不能這樣使用) 用大面積銅層作地線用,在印制板上把沒被用上的地方都與地相連接作為地線用。或是做成多層板,電源,地線各占用一層。 2、數(shù)字電路與模擬電路的共地處理 現(xiàn)在有許多PCB不再是單一功能電路(數(shù)字或模擬電路),而是由數(shù)字電路和模擬電路混合構(gòu)成的。因此在布線時就需要考慮它們之間互相干擾問題,特別是地線上的噪音干擾。 數(shù)字電路的頻率高,模擬電路的敏感度強(qiáng),對信號線來說,高頻的信號線盡可能遠(yuǎn)離敏感的模擬電路器件,對地線來說,整人PCB對外界只有一個結(jié)點(diǎn),所以必須在PCB內(nèi)部進(jìn)行處理數(shù)、模共地的問題,而在板內(nèi)部數(shù)字地和模擬地實(shí)際上是分開的它們之間互不相連,只是在PCB與外界連接的接口處(如插頭等)。數(shù)字地與模擬地有一點(diǎn)短接,請注意,只有一個連接點(diǎn)。也有在PCB上不共地的,這由系統(tǒng)設(shè)計來決定。 3、信號線布在電(地)層上 在多層印制板布線時,由于在信號線層沒有布完的線剩下已經(jīng)不多,再多加層數(shù)就會造成浪費(fèi)也會給生產(chǎn)增加一定的工作量,成本也相應(yīng)增加了,為解決這個矛盾,可以考慮在電(地)層上進(jìn)行布線。首先應(yīng)考慮用電源層,其次才是地層。因?yàn)樽詈檬潜A舻貙拥耐暾浴?br> 4、大面積導(dǎo)體中連接腿的處理 在大面積的接地(電)中,常用元器件的腿與其連接,對連接腿的處理需要進(jìn)行綜合的考慮,就電氣性能而言,元件腿的焊盤與銅面滿接為好,但對元件的焊接裝配就存在一些不良隱患如:①焊接需要大功率加熱器。②容易造成虛焊點(diǎn)。所以兼顧電氣性能與工藝需要,做成十字花焊盤,稱之為熱隔離(heat SHIELD)俗稱熱焊盤(THERMAL),這樣,可使在焊接時因截面過分散熱而產(chǎn)生虛焊點(diǎn)的可能性大大減少。多層板的接電(地)層腿的處理相同。 5、布線中網(wǎng)絡(luò)系統(tǒng)的作用 在許多CAD系統(tǒng)中,布線是依據(jù)網(wǎng)絡(luò)系統(tǒng)決定的。網(wǎng)格過密,通路雖然有所增加,但步進(jìn)太小,圖場的數(shù)據(jù)量過大,這必然對設(shè)備的存貯空間有更高的要求,同時也對象計算機(jī)類電子產(chǎn)品的運(yùn)算速度有極大的影響。而有些通路是無效的,如被元件腿的焊盤占用的或被安裝孔、定們孔所占用的等。網(wǎng)格過疏,通路太少對布通率的影響極大。所以要有一個疏密合理的網(wǎng)格系統(tǒng)來支持布線的進(jìn)行。 標(biāo)準(zhǔn)元器件兩腿之間的距離為0.1英寸(2.54mm),所以網(wǎng)格系統(tǒng)的基礎(chǔ)一般就定為0.1英寸(2.54 mm)或小于0.1英寸的整倍數(shù),如:0.05英寸、0.025英寸、0.02英寸等。 6、設(shè)計規(guī)則檢查(DRC) 布線設(shè)計完成后,需認(rèn)真檢查布線設(shè)計是否符合設(shè)計者所制定的規(guī)則,同時也需確認(rèn)所制定的規(guī)則是否符合印制板生產(chǎn)工藝的需求,一般檢查有如下幾個方面: 線與線,線與元件焊盤,線與貫通孔,元件焊盤與貫通孔,貫通孔與貫通孔之間的距離是否合理,是否滿足生產(chǎn)要求。 電源線和地線的寬度是否合適,電源與地線之間是否緊耦合(低的波阻抗)?在PCB中是否還有能讓地線加寬的地方。 對于關(guān)鍵的信號線是否采取了最佳措施,如長度最短,加保護(hù)線,輸入線及輸出線被明顯地分開。 模擬電路和數(shù)字電路部分,是否有各自獨(dú)立的地線。 后加在PCB中的圖形(如圖標(biāo)、注標(biāo))是否會造成信號短路。 對一些不理想的線形進(jìn)行修改。 在PCB上是否加有工藝線?阻焊是否符合生產(chǎn)工藝的要求,阻焊尺寸是否合適,字符標(biāo)志是否壓在器件焊盤上,以免影響電裝質(zhì)量。 多層板中的電源地層的外框邊緣是否縮小,如電源地層的銅箔露出板外容易造成短路。概述 本文檔的目的在于說明使用PADS的印制板設(shè)計軟件PowerPCB進(jìn)行印制板設(shè)計的流程和一些注意事項(xiàng),為一個工作組的設(shè)計人員提供設(shè)計規(guī)范,方便設(shè)計人員之間進(jìn)行交流和相互檢查。 2、設(shè)計流程 PCB的設(shè)計流程分為網(wǎng)表輸入、規(guī)則設(shè)置、元器件布局、布線、檢查、復(fù)查、輸出六個步驟. 2.1 網(wǎng)表輸入 網(wǎng)表輸入有兩種方法,一種是使用PowerLogic的OLE PowerPCB Connection功能,選擇Send Netlist,應(yīng)用OLE功能,可以隨時保持原理圖和PCB圖的一致,盡量減少出錯的可能。另一種方法是直接在PowerPCB中裝載網(wǎng)表,選擇File->Import,將原理圖生成的網(wǎng)表輸入進(jìn)來。 2.2 規(guī)則設(shè)置 如果在原理圖設(shè)計階段就已經(jīng)把PCB的設(shè)計規(guī)則設(shè)置好的話,就不用再進(jìn)行設(shè)置 這些規(guī)則了,因?yàn)檩斎刖W(wǎng)表時,設(shè)計規(guī)則已隨網(wǎng)表輸入進(jìn)PowerPCB了。如果修改了設(shè)計規(guī)則,必須同步原理圖,保證原理圖和PCB的一致。除了設(shè)計規(guī)則和層定義外,還有一些規(guī)則需要設(shè)置,比如Pad Stacks,需要修改標(biāo)準(zhǔn)過孔的大小。如果設(shè)計者新建了一個焊盤或過孔,一定要加上Layer 25。 注意: PCB設(shè)計規(guī)則、層定義、過孔設(shè)置、CAM輸出設(shè)置已經(jīng)作成缺省啟動文件,名稱為Default.stp,網(wǎng)表輸入進(jìn)來以后,按照設(shè)計的實(shí)際情況,把電源網(wǎng)絡(luò)和地分配給電源層和地層,并設(shè)置其它高級規(guī)則。在所有的規(guī)則都設(shè)置好以后,在PowerLogic中,使用OLE PowerPCB Connection的Rules From PCB功能,更新原理圖中的規(guī)則設(shè)置,保證原理圖和PCB圖的規(guī)則一致。 2.3 元器件布局 網(wǎng)表輸入以后,所有的元器件都會放在工作區(qū)的零點(diǎn),重疊在一起,下一步的工作就是把這些元器件分開,按照一些規(guī)則擺放整齊,即元器件布局。PowerPCB提供了兩種方法,手工布局和自動布局。2.3.1 手工布局 1. 工具印制板的結(jié)構(gòu)尺寸畫出板邊(Board Outline)。 2. 將元器件分散(Disperse Components),元器件會排列在板邊的周圍。 3. 把元器件一個一個地移動、旋轉(zhuǎn),放到板邊以內(nèi),按照一定的規(guī)則擺放整齊。 2.3.2 自動布局 PowerPCB提供了自動布局和自動的局部簇布局,但對大多數(shù)的設(shè)計來說,效果并不理想,不推薦使用。2.3.3 注意事項(xiàng) a. 布局的首要原則是保證布線的布通率,移動器件時注意飛線的連接,把有連線關(guān)系的器件放在一起 b. 數(shù)字器件和模擬器件要分開,盡量遠(yuǎn)離 c. 去耦電容盡量靠近器件的VCC d. 放置器件時要考慮以后的焊接,不要太密集 |
| 2樓: | >>參與討論 |
| 作者: freeman266 于 2007/4/12 21:35:00 發(fā)布:
thanks |
|
| 3樓: | >>參與討論 |
| 作者: softfox 于 2007/4/13 9:20:00 發(fā)布:
--- GOOD! SUPPORT! |
|
| 4樓: | >>參與討論 |
| 作者: laden 于 2007/4/13 9:36:00 發(fā)布:
收藏 |
|
| 5樓: | >>參與討論 |
| 作者: qwe1182003 于 2007/4/13 11:09:00 發(fā)布:
hen hao hen hao |
|
| 6樓: | >>參與討論 |
| 作者: tongchgen 于 2007/4/15 18:52:00 發(fā)布:
太好了,很有幫助!! |
|
| 7樓: | >>參與討論 |
| 作者: sagetom 于 2007/4/16 16:26:00 發(fā)布:
Thanks |
|
| 8樓: | >>參與討論 |
| 作者: 羅恒 于 2007/4/16 22:06:00 發(fā)布:
厲害阿 支持一下 厲害阿 看得我眼暈阿 好了 復(fù)制回家 慢慢研究研究 先在這里謝謝摟主提供資料了 |
|
| 9樓: | >>參與討論 |
| 作者: acer2008 于 2007/4/19 21:01:00 發(fā)布:
GOOD |
|
| 10樓: | >>參與討論 |
| 作者: gxlww 于 2007/4/20 12:27:00 發(fā)布:
辛苦了! |
|
| 11樓: | >>參與討論 |
| 作者: yxf761112 于 2007/4/20 12:43:00 發(fā)布:
繼續(xù)努力啊樓主,:)very GOOD~_~ |
|
| 12樓: | >>參與討論 |
| 作者: 夜帝 于 2007/4/22 20:47:00 發(fā)布:
頂 謝謝摟主 收藏了 |
|
| 13樓: | >>參與討論 |
| 作者: zeng_gj 于 2007/4/26 14:24:00 發(fā)布:
知識在于積累 |
|
| 14樓: | >>參與討論 |
| 作者: zymingming 于 2007/4/27 12:29:00 發(fā)布:
GOOD hao |
|
| 15樓: | >>參與討論 |
| 作者: cheer2008 于 2007/4/28 18:07:00 發(fā)布:
perfect perfect |
|
| 16樓: | >>參與討論 |
| 作者: 電子舞蹈 于 2007/5/4 20:24:00 發(fā)布:
收了先.3Q |
|
| 17樓: | >>參與討論 |
| 作者: afly110 于 2007/5/5 10:56:00 發(fā)布:
請教! 創(chuàng)建元件一定要在元件庫圖表紙中心嗎?為什么? 謝謝先! |
|
| 18樓: | >>參與討論 |
| 作者: yingzidove 于 2007/5/6 22:07:00 發(fā)布:
tks tks |
|
| 19樓: | >>參與討論 |
| 作者: 15402272 于 2007/5/7 21:23:00 發(fā)布:
樓主辛苦了 |
|
| 20樓: | >>參與討論 |
| 作者: bianhui144 于 2007/5/12 22:40:00 發(fā)布:
謝謝 謝謝了 |
|
| 21樓: | >>參與討論 |
| 作者: tangjun1 于 2007/5/13 19:02:00 發(fā)布:
Thanks hao |
|
| 22樓: | >>參與討論 |
| 作者: 孤獨(dú)癡 于 2008/4/1 9:12:36 發(fā)布:
麻煩版主了。謝謝! |
|
|
|
| 免費(fèi)注冊為維庫電子開發(fā)網(wǎng)會員,參與電子工程師社區(qū)討論,點(diǎn)此進(jìn)入 |
Copyright © 1998-2006 m.58mhw.cn 浙ICP證030469號 |