適用于 FPGA、GPU 和 ASIC 系統(tǒng)的電源管理
出處:電子產(chǎn)品世界 發(fā)布于:2018-08-09 14:22:45
在 FPGA、GPU 或 ASIC 控制的系統(tǒng)板上,僅有為數(shù)不多的幾種電源管理相關(guān)的設(shè)計挑戰(zhàn),但是由于需要反復(fù)調(diào)試,所以這類挑戰(zhàn)可能使系統(tǒng)的推出時間嚴重滯后。不過,如果特定設(shè)計或類似設(shè)計已經(jīng)得到電源產(chǎn)品供應(yīng)商以及 FPGA、GPU 和 ASIC 制造商的驗證,就可以防止很多電源和 DC/DC 調(diào)節(jié)問題。分析和解決問題的負擔(dān)常常落在系統(tǒng)設(shè)計師的肩上。配置設(shè)計方案復(fù)雜的數(shù)字部分已經(jīng)占據(jù)了這些設(shè)計師的大部分精力。因此處理設(shè)計方案的模擬和電源部分就成了主要挑戰(zhàn),因為電源并非如很多設(shè)計師所預(yù)期的那樣是個簡單的任務(wù)。
周全的電源管理從一開始就很有挑戰(zhàn)性
所有設(shè)計任務(wù)一開始都很有挑戰(zhàn)性,例如為一個包含收發(fā)器、內(nèi)存模塊、傳感器、線路連接器以及網(wǎng)狀 PCB 走線和多層 PCB 平面的復(fù)雜系統(tǒng)設(shè)計電源管理方案。不過,雜亂無章地使用 DC/DC 穩(wěn)壓器、電容器、電感器、散熱器和其他散熱措施以及組件布局來應(yīng)對電源管理設(shè)計可能會導(dǎo)致后續(xù)設(shè)計問題。如果系統(tǒng)設(shè)計師匆忙決定選擇較差的解決方案,那么后來可能出現(xiàn)調(diào)試工作進行不下去的情況。
從哪里開始電源管理設(shè)計
以一種系統(tǒng)化和考慮周全的設(shè)計方式,可以很有把握地開始任何電源管理電路的設(shè)計。換句話說,在 PCB 組裝之前,如果分析是準確的,解決了電源管理相關(guān)的設(shè)計挑戰(zhàn),那么就可以簡化電源管理電路的設(shè)計。另外,電源管理指南給出的電路經(jīng)過測試和驗證,滿足 FPGA、ASIC、GPU 和微處理器以及采用這些及其他數(shù)字組件的系統(tǒng)之要求。利用經(jīng)過驗證的電源管理解決方案設(shè)計電源管理電路,將確保項目從一開始就很有把握。這是讓設(shè)計方案從原型階段快速進入生產(chǎn)階段的關(guān)鍵,因為這樣可以節(jié)省電源調(diào)試時間。
一個很好的例子:給 Arria 10 FPGA 和 Arria 10 SoC 供電
系統(tǒng)開發(fā)人員可以使用 FPGA 開發(fā)工具評估 FPGA,而無須設(shè)計一個完整的系統(tǒng)。圖 1 和圖 2 顯示了 Altera 公司新的 20nm Arria 10 FPGA 和 Arria 10 SoC (片上系統(tǒng)) 開發(fā)電路板。這些電路板經(jīng)過 Altera 公司的測試和驗證,列舉了有關(guān)布局、信號完整性和電源管理的設(shè)計實踐。

圖 1:Arria 10 GX FPGA 開發(fā)套件電路板

圖 2:Arria 10 SoC 開發(fā)套件電路板
面向內(nèi)核、系統(tǒng)和 I/O 的電源管理。面向 Arria 10 等高端 FPGA 的電源管理解決方案應(yīng)該謹慎選擇。
一個經(jīng)過精心計劃的電源管理設(shè)計可以減小 PCB 尺寸、減輕重量并降低復(fù)雜性,同時降低功耗和冷卻成本。這對優(yōu)化系統(tǒng)性能而言是必不可少的。
例如,為圖 1 中 Arria 10 GX FPGA 的內(nèi)核供電的 12V DC/DC 穩(wěn)壓器提供 0.95V/105A,該 DC/DC 穩(wěn)壓器有幾個特點,對 SoC 的省電方法起到了補充作用:
· Arria 10 的 SmartVID 運用 DC/DC 穩(wěn)壓器中集成的 6 位并聯(lián) VID 接口來控制 DC/DC 穩(wěn)壓器,在靜態(tài)和動態(tài)情況下降低了 FPGA 功耗。
· DC/DC 穩(wěn)壓器運用 DCR 值非常低的電流檢測方法,通過限度降低電感器中的功耗,提高了效率。溫度補償在電感器溫度較高時保持準確度或 DCR 值不變。
表 1 概述了圖 1 所示 Arria 10 開發(fā)套件電路板的電源軌和功能。該表列出了凌力爾特公司的器件,并描述了每種器件的功能。了解本文所示兩種電路板的詳細技術(shù)信息。
表 1:圖 1 所示 Arria 10 GX FPGA 開發(fā)套件電路板的電源管理電路材料清單

用 LTpowerPlanner 設(shè)計工具定制電源樹
如果開發(fā)套件中列舉的設(shè)計不能滿足自己的電源要求怎么辦?在這種情況下,可以用基于 PC 的 LTpowerPlanner? 工具來實現(xiàn)系統(tǒng)電源樹的個性化和優(yōu)化。
從開發(fā)套件中給出的建議著手;然后容易地重新組織電源構(gòu)件、改變電源額定值、計算效率和功耗、仿真每個電源構(gòu)件、選擇 DC/DC 穩(wěn)壓器器件型號并驗證定制解決方案。
LTpowerPlanner 用來產(chǎn)生滿足 Arria 10 開發(fā)套件中 FPGA 要求及系統(tǒng)要求的電源樹 (圖 3),是用途更廣泛的 LTpowerCAD? 設(shè)計工具
之一,可登錄以下網(wǎng)址:www.linear.com.cn/ltpowercad。

圖 3:用于 Arria 10 GX FPGA 電路板 (圖 1) 的電源樹。用 LTpowerPlanner 設(shè)計,該軟件是一款分析性和簡便易用的初步設(shè)計工具以用來映射電源要求。
LTpowerCAD 可幫助用戶:
· 選擇具體的凌力爾特 DC/DC 穩(wěn)壓器,以與給定電源性能規(guī)格匹配
· 選擇合適的電源組件 (例如: 電感器、電阻器和電容器)
· 優(yōu)化效率和功耗
· 優(yōu)化穩(wěn)壓器環(huán)路穩(wěn)定性、輸出阻抗和負載瞬態(tài)響應(yīng)
· 將設(shè)計方案輸出到 LTspice?
結(jié)論
我們可以有把握地開始電源管理電路布局。使用 LTPowerCAD 和 LTPowerPlanner 這類工具,可以大大簡化對負載點穩(wěn)壓器以及各部分分析結(jié)果的映射任務(wù)。為了舉例說明這些優(yōu)勢,本文采用了用于 Altera Arria 10 FPGA 和 SoC以及其他 Altera FPGA (包括電源樹和材料清單) 的開發(fā)套件設(shè)計指南。訪問以下網(wǎng)址可獲得有關(guān)信息:www.linear.com.cn/altera。如需了解賽靈思 FPGA 開發(fā)套件,請訪問:www.linear.com.cn/xilinx。這些開發(fā)套件均經(jīng)過Altera 、賽靈思或第三方開發(fā)商的測試和驗證。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 5G基站供電新要求及分布式電源解決方案2026/3/3 14:12:13
- 電源IC使能腳EN的設(shè)計技巧2026/2/28 11:02:23
- 服務(wù)器電源的80PLUS鈦金標(biāo)準意味著什么?2026/2/27 11:04:01
- 多路輸出開關(guān)電源的交叉調(diào)整率問題與改進2026/2/24 14:46:38
- DC-DC 電源芯片失效分析2026/2/24 14:39:08









