在電路設(shè)計中如何減少電路板上串?dāng)_的設(shè)計原則
出處:維庫電子市場網(wǎng) 發(fā)布于:2017-05-02 17:20:05
隨著電路板上走線密度越來越高,信號串?dāng)_總是一個難以忽略的問題。因為不僅僅會影響電路的正常工作,還會增加電路板上的電磁干擾。
在電路板上的一些高頻信號會串?dāng)_到MCU電路或者MCU的I/O接口電路,形成共模電壓,眾所周知,共模電壓在電路設(shè)計時是讓人討厭的玩意兒,因此,設(shè)計電路板時要避免各種可能造成電路工作不正常的共模電壓的串?dāng)_。

減小電路板上串?dāng)_的設(shè)計原則簡單歸類
1,通過合理布局使各個元器件之間的連線盡量短。
2,由于串?dāng)_程度和施加干擾信號的頻率成正比,因此要使高頻信號線遠離敏感信號線。
3,施加干擾信號線與受到干擾信號線不僅要遠離,要用地線隔離,并且避免相互平行走線。
4,在多層PCB板中,施加干擾信號線與受到干擾信號線或敏感信號走線要用地線隔離或相隔地層。
5,在多層PCB板中,施加干擾信號線與受到干擾信號線分別在地線或地層的相對兩面,也就是隔層。
6,盡量使用輸入阻抗較低的敏感電路,必要時可以使用旁路電容降低敏感電路的輸入阻抗。
注意的是,在布線時,地線對于抑制信號串?dāng)_的作用是非常明顯的,在干擾線和受干擾線直接布地線,可以將串?dāng)_降低10db左右。
的3W布線規(guī)則
在抑制電路板走線信號串?dāng)_方面,有一個非常有名的3W布線規(guī)則(其中W就是布線寬度),它的內(nèi)容是:對于寬度是3W的信號線,如果其他走線的中心和它的中心之間的距離大于3W,就能避免信號之間的串?dāng)_。如下圖所示。


根據(jù)這個規(guī)則,3W范圍內(nèi)包含了信號電流產(chǎn)生的75%的磁通量,只要相鄰的導(dǎo)線在這個范圍之外,信號之間的串?dāng)_就不會很嚴(yán)重,值得注意的是,信號電流產(chǎn)生的磁通量的98%包含在10W范圍內(nèi)。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- PCB接地系統(tǒng)設(shè)計核心指南2026/3/4 14:32:40
- PCB線路板可靠性設(shè)計核心指南2026/3/2 11:53:44
- 連接器在PCB布局中的注意事項2026/2/27 10:57:01
- PCB時鐘電路設(shè)計核心指南2026/2/26 11:37:32
- PCB防靜電(ESD)設(shè)計核心指南2026/2/25 16:16:52









