數(shù)字電路設(shè)計入門之數(shù)字設(shè)計的任務和兩項基本功
出處:維庫電子市場網(wǎng) 發(fā)布于:2016-04-23 16:42:16
VHDL語法書可以買希望出版社出版的《集成電路設(shè)計VHDL教程》,對于設(shè)計使用方面的書籍我要介紹的有三本:本邊計年翻譯的《數(shù)字邏輯與VHDL設(shè)計》,第二本是藩松教授出版的VHDL語言設(shè)計(現(xiàn)在有新版的),第三本就是鐵道出版社出版的《VHDL與FPGA設(shè)計》胡振華;作為入門者,我建議使用Verilog入門,因為Verilog使用的比較簡單,對電路的描述比較直接;VHDL是一門強類型的語言,語法比較嚴緊,但是其架構(gòu)描述的方法相對于Verilog,在某些方面描述的層次稍微高了一點,比如用到包,函數(shù)重載,這些都是比較的東西,對于RTL級的硬件描述來說Verilog已經(jīng)足夠拉,當然,在驗證和行為描述上,肯定是越效率越高。注意我們應該用簡單的語言來描述硬件功能。
Verilog語法書可以買西安電子科大出版的《VERILOG HDL數(shù)字系統(tǒng)設(shè)計及其應用》,俺的本Verilog入門書就是他拉,^_^ 粗略看了一遍,后來就當語法書用了。對于設(shè)計使用方面的書籍我要推薦的是:夏宇聞老師的VERILOG數(shù)字系統(tǒng)設(shè)計教程;當然《VERILOG HDL硬件描述語言》J.Bhasker 也是一本非常好的語法書,另外想深入了解Verilog,做驗證的應該看看Donald E.Thomas & Philip R.Moorby 《硬件描述語言VERILOG》(第四版) ,對于Verilog設(shè)計方面的東西我也沒有其他可以好介紹的,俺的個Verilog設(shè)計就是TD-SCDMA手機終端基帶芯片的Viterbi譯碼器,其中涉及到Pipeline,ResourceShare,Pingpong buffer,Circle Buffer,F(xiàn)ILO等多個技術(shù),所以一個設(shè)計就讓我體會了很多設(shè)計的技巧,故也沒很多時間去看相關(guān)設(shè)計方面的書籍,那時候常常看的IEEE Paper。我建議初學者可以多看看其他人的代碼,看看一些簡單的設(shè)計,比如是同步的fifo,uart,比較簡單的state machine。
上面介紹了那么多書,接下來介紹一下如何使用書籍:書籍分兩種,一種用來查的,千萬不要從頭到位看一遍,甚至把其中標點符號的錯誤都挑了出來,再好的作者也用不著象你那么用心的校對。這類書就是語法書,工具書,和datasheet之類的東西,你只要粗略掃一遍,懂不懂無所謂,今后用到了,你知道在那個地方可以查到,查一查就知道了。我剛保證,在厲害的邏輯設(shè)計人員都要查語法書。另外一種是要挑著仔細看的,比如設(shè)計類的,使用類的,書寫RTL代碼需要注意什么,如何設(shè)計一個同步的fifo,什么是阻塞,什么是非阻塞,其中區(qū)別在哪里,如何使用Modelsim仿真一個代碼,如何編譯,如何調(diào)試。等等這些細節(jié)的東西流程的東西都要好好研究。
版權(quán)與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 集成電路技術(shù)體系與場景化應用指南2026/1/8 10:10:43
- 集成電路傳統(tǒng)封裝:材料與工藝的全面解讀2025/8/1 10:32:18
- 一文讀懂TTL電路的基本結(jié)構(gòu)、工作原理和特性2020/9/8 11:29:48
- 如何通過R10電位器線性改變VRF的電壓值2020/7/15 15:09:26
- 一種集成電路開短路測試方案詳解2023/6/21 15:50:05









