解析有源晶振輸出串聯(lián)電阻的作用
出處:liwanzhong 發(fā)布于:2012-09-25 16:14:20
晶振也分為無源晶振和有源晶振兩種類型,而常用的晶振有100M晶振、125M晶振等等。有源晶振是一個完整的諧振振蕩器。一般大公司硬件電路都有化設(shè)計,是長期經(jīng)驗總結(jié)出來的,為的是減少重復(fù)性勞動和確保產(chǎn)品質(zhì)量。大家畫圖基本上直接抄模塊電路,審查的人也按照標(biāo)準(zhǔn)電路檢查,這樣就不用每次都考慮如何設(shè)計。你說的晶振輸出串電阻就來自于化設(shè)計,對于數(shù)字電路里重要的時鐘源部分,應(yīng)該特別注意保證信號完整性,化設(shè)計中晶振外圍電路除了電阻還要有一些其他器件。
串電阻是為了減小反射波,避免反射波疊加引起過沖。有時,不同批次的板子特性不一樣,留個電阻位置便于調(diào)整板子狀態(tài)到。如無必要串電阻,就用0歐電阻連接。反射波在大部分電路里有害,但PCI卻恰恰利用了反射波形成有效信號。
一、減少諧波,有源晶體輸出的是方波,這將引起諧波干擾,尤其是阻抗嚴(yán)重不匹配的情況下,加上電阻后,該電阻將與輸入電容構(gòu)成RC積分平滑電路,將方波轉(zhuǎn)換為近似正弦波,雖然信號的完整性受到一定影響,但由于該信號還要經(jīng)過后級放大、整形后才作為時鐘信號,因此,性能并不受影響,該電阻的大小需要根據(jù)輸入端的阻抗、輸入等效電容,有源晶體的輸出阻抗等因素選擇。
二、阻抗匹配,減小回波干擾及導(dǎo)致的信號過沖。我們知道,只要阻抗不匹配,都會產(chǎn)生信號反射,即回波,有源晶體的輸出阻抗通常都很低,一般在幾百歐以下,而信號源的輸入端在芯片內(nèi)部結(jié)構(gòu)上通常是運放的輸入端,由芯片的內(nèi)部電路與外部的無源石英晶體構(gòu)成諧振電路(使用有源晶體后就不需要這個晶體了),這個運放的輸出阻抗都在兆歐以上。
如果你還想了解更多的晶振信息,那請點擊http://m.58mhw.cn/product/searchfile/644.html
下一篇:教你如何了解晶振
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 熱設(shè)計決定壽命:電源散熱分析與優(yōu)化方法2026/3/4 14:28:27
- 連接器接觸件材料對性能的影響2026/3/4 14:18:30
- 開關(guān)頻率對電源設(shè)計的影響2026/3/4 14:05:10
- MOSFET漏源擊穿電壓Vds解析2026/3/4 13:51:21
- 晶體管與MOSFET的區(qū)別詳解2026/3/3 14:36:02









