Altera推出第二代DSP Builder工具8.0。
出處:電子工程世界 發(fā)布于:2011-09-04 08:15:01
Altera公司發(fā)布具有第二代模型綜合技術(shù)的DSP Builder工具8.0。該技術(shù)使DSP設(shè)計(jì)人員次能夠自動(dòng)生成基于Simulink設(shè)計(jì)描述的時(shí)序優(yōu)化RTL代碼。借助這一新的DSP Builder,設(shè)計(jì)人員在幾分鐘內(nèi)就可以實(shí)現(xiàn)接近峰值FPGA性能的高性能設(shè)計(jì)。和手動(dòng)優(yōu)化HDL代碼需要數(shù)小時(shí)甚至數(shù)天時(shí)間相比,這大大提高了效能。
Altera軟件、嵌入式和DSP市場(chǎng)總監(jiān)Chris Balough表示,“Altera一直在為FPGA設(shè)計(jì)效能設(shè)置標(biāo)準(zhǔn),包括高性能DSP設(shè)計(jì)。DSP Builder 8.0中包含的創(chuàng)新綜合技術(shù)實(shí)現(xiàn)了時(shí)序推動(dòng)的FPGA實(shí)施環(huán)境,幫助設(shè)計(jì)人員通過(guò)簡(jiǎn)單的點(diǎn)擊獲得他們需要的系統(tǒng)性能——效能提高了一個(gè)數(shù)量級(jí)。”
設(shè)計(jì)無(wú)線基站多載波、多天線RF處理等實(shí)際應(yīng)用中的多通道信號(hào)處理數(shù)據(jù)通路時(shí),新的DSP Builder第二代綜合技術(shù)極大地提高了效能。DSP Builder工具自動(dòng)加入流水線級(jí)和寄存器,通過(guò)時(shí)分復(fù)用生成高度優(yōu)化的功能設(shè)計(jì),例如數(shù)字上變頻(DUC)、下變頻(DDC)、峰值因子抑制(CFR)和數(shù)字預(yù)失真(DPD)等。這大大提高了效能,使用戶能夠迅速完成系統(tǒng)級(jí)設(shè)計(jì),針對(duì)載波帶寬、載波數(shù)、天線和分區(qū)變化輕松調(diào)整設(shè)計(jì)。DSP Builder 8.0提供了多天線、多載波WiMAX和WCDMA DUC設(shè)計(jì)實(shí)例,以及DDC設(shè)計(jì)等。
The MathWorks信號(hào)處理和通信市場(chǎng)總監(jiān)Ken Karnofsky評(píng)論說(shuō):“DSP Builder是第二代基于模型的綜合技術(shù),在設(shè)計(jì)高性能DSP時(shí),客戶可以借助該技術(shù)使用Simulink作為建模、仿真和實(shí)施環(huán)境。該技術(shù)大大提高了數(shù)字信號(hào)處理(Digital Signal Processing,簡(jiǎn)稱DSP)是一門涉及許多學(xué)科而又廣泛應(yīng)用于許多領(lǐng)域的新興學(xué)科。20世紀(jì)60年代以來(lái),隨著計(jì)算機(jī)和信息技術(shù)的飛速發(fā)展,數(shù)字信號(hào)處理技術(shù)應(yīng)運(yùn)而生并得到迅速的發(fā)展。數(shù)字信號(hào)處理是一種通過(guò)使用數(shù)學(xué)技巧執(zhí)行轉(zhuǎn)換或提取信息,來(lái)處理現(xiàn)實(shí)信號(hào)的方法,這些信號(hào)由數(shù)字序列表示。在過(guò)去的二十多年時(shí)間里,數(shù)字信號(hào)處理已經(jīng)在通信等領(lǐng)域得到極為廣泛的應(yīng)用。德州儀器、Freescale等半導(dǎo)體廠商在這一領(lǐng)域擁有很強(qiáng)的實(shí)力。設(shè)計(jì)人員在Altera FPGA上實(shí)現(xiàn)DSP功能時(shí)的效能?!?/P>
DSP Builder簡(jiǎn)介
DSP Builder是在高性能FPGA平臺(tái)中迅速高效實(shí)現(xiàn)Simulink設(shè)計(jì)的前沿綜合技術(shù)。Altera DSP Builder讀取使用DSP Builder/MegaCore?模塊構(gòu)建的Simulink模型文件,生成VHDL文件和命令行(Tcl)腳本進(jìn)行綜合、硬件實(shí)施和仿真。該技術(shù)在算法友好的開發(fā)環(huán)境中建立DSP設(shè)計(jì)硬件描述,從而縮短了DSP設(shè)計(jì)周期。
Altera簡(jiǎn)介
Altera的可編程解決方案幫助系統(tǒng)和半導(dǎo)體公司快速高效地實(shí)現(xiàn)創(chuàng)新,突出產(chǎn)品優(yōu)勢(shì),贏得市場(chǎng)競(jìng)爭(zhēng)。自二十年前發(fā)明世界上個(gè)可編程邏輯器件開始,Altera公司(NASDAQ:ALTR)秉承了創(chuàng)新的傳統(tǒng),是世界上“可編程芯片系統(tǒng)”(SOPC)解決方案倡導(dǎo)者。Altera結(jié)合帶有軟件工具的可編程邏輯技術(shù)、知識(shí)產(chǎn)權(quán)(IP)和技術(shù)服務(wù),在世界范圍內(nèi)為14,000多個(gè)客戶提供高質(zhì)量的可編程解決方案。我們新產(chǎn)品系列將可編程邏輯的內(nèi)在優(yōu)勢(shì)——靈活性、產(chǎn)品及時(shí)面市——和更性能以及集成化結(jié)合在一起,專為滿足當(dāng)今大范圍的系統(tǒng)需求而開發(fā)設(shè)計(jì)。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- ARM技術(shù)架構(gòu)與應(yīng)用開發(fā)實(shí)踐指南2026/1/6 10:40:19
- 嵌入式實(shí)時(shí)操作系統(tǒng)(RTOS)選型與移植技術(shù)指南2025/12/31 10:42:31
- 工業(yè)嵌入式系統(tǒng):通信接口技術(shù)選型與抗干擾設(shè)計(jì)實(shí)踐2025/12/15 14:36:53
- 深入解析嵌入式 OPENAMP 框架:開啟異核通信新時(shí)代2025/7/22 16:27:29
- 一文快速了解OPENWRT基礎(chǔ)知識(shí)2025/7/14 16:59:04









