ARM推出CORELINK 400系統IP,釋放高性能CPU和GPU系統潛力
出處:EEWORLD 發(fā)布于:2011-09-03 11:07:44
ARM公司近日在加州圣克拉拉舉行的ARM技術大會上推出了CoreLink 400系列順從ARMB 4協議的系統IP,使得系統設計者能夠完全發(fā)揮的CPU和GPU技術的全部潛力。CoreLink 400系列能夠對SoC計算系統的性能和效率化,這也是先進的移動、消費和企業(yè)應用的需求。
CoreLink 400系列完美地補充了的ARM Mali-T604和Cortex-A15高性能處理器,后者是針對具有多核處理器簇的復雜SoC而設計的。CoreLink 400系統IP使得設計者能夠解決多核一致性、虛擬機、延遲性以及功耗管理等關鍵問題,確保每一個處理器都能夠分享內存資源,并將總體系統性能化。
ARM公司處理器部門市場總監(jiān)Michael Dimelow表示:“我們意識到建立一個復雜的、多核、無閉塞內存的計算子系統是一個挑戰(zhàn)。軟件社區(qū)希望在為這些復雜SoC進行設計時具有確定性。好消息是,全新的CoreLink 400系列產品在這些領域提供了合適的硬件輔助,真正能夠提高一致性和可移植性?!?/P>
高性能的CoreLink CCI-400高速緩存相關互聯使得Cortex-A15高速緩存數據能夠有效地與Mali-T604 GPU共享,在同一個計算子系統中對吞吐量實現了化。CCI-400同時還顯著降低了與高速緩存一致性的軟件開支,并通過降低芯片外內存處理將延遲性和功耗降到了。
CoreLink 400系列還包括一個全新的、完全可配置的、無閉塞性、低延遲性、低功耗的NIC-400網絡內聯。這一內聯能夠支持Quality of Service,并引入了虛擬網絡以確保GPU能夠獲得所需的帶寬,并將CPU的延遲性降到。它還加入了細鏈路,以緩解布線擁擠。
全新的CoreLink DMC-400動態(tài)內存控制器提供了一個多通道、高性能接口,符合低功耗DDR2和DDR3內存系統的全部規(guī)范要求。DMC-400同NIC-400和CCI-400一起,通過使用一個能夠以效率利用內存接口帶寬的基于優(yōu)先性的調度程序,來提供點到點的服務質量。
Cortex-A15處理器是款完全由硬件實現虛擬機的ARM處理器。為了將這一能力推廣到所有的SoC上,全新的CoreLink MMU-400內存管理單元能夠為其他虛擬機加速內存翻譯。
關于ARM
供貨
ARM CoreLink 400系列產品今天起已可通過授權獲得。
版權與免責聲明
凡本網注明“出處:維庫電子市場網”的所有作品,版權均屬于維庫電子市場網,轉載請必須注明維庫電子市場網,http://m.58mhw.cn,違反者本網將追究相關法律責任。
本網轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網站或個人從本網轉載時,必須保留本網注明的作品出處,并自負版權等法律責任。
如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網聯系,否則視為放棄相關權利。
- ARM技術架構與應用開發(fā)實踐指南2026/1/6 10:40:19
- 嵌入式實時操作系統(RTOS)選型與移植技術指南2025/12/31 10:42:31
- 工業(yè)嵌入式系統:通信接口技術選型與抗干擾設計實踐2025/12/15 14:36:53
- 深入解析嵌入式 OPENAMP 框架:開啟異核通信新時代2025/7/22 16:27:29
- 一文快速了解OPENWRT基礎知識2025/7/14 16:59:04









