嵌入式系統(tǒng)基礎(chǔ)知識(shí)
出處:歐浩源 發(fā)布于:2011-09-02 08:08:12
一、引言
嵌入式系統(tǒng)設(shè)計(jì)師的一天考試分為上午和下午部分,兩部分的考試方式、試題難度、考點(diǎn)分布和復(fù)習(xí)方法都是不同的。這次我們討論的是嵌入式系統(tǒng)基礎(chǔ)知識(shí),我本人覺(jué)得,這部分出下午大題的可能性不大,主要是分布在上午的75道選擇題之中。
從歷年的真題和考試大綱來(lái)看,上午的選擇題主要考查一些基本概念,重要原理的理解,一些關(guān)鍵技術(shù)和一些重要的原理引申出來(lái)的簡(jiǎn)單計(jì)算。根據(jù)這些考試特點(diǎn),復(fù)習(xí)的時(shí)候可以采用適當(dāng)?shù)牟呗?,?dāng)然每個(gè)人的方法都是不一樣的,適合自己的辦法才是的辦法。
在復(fù)習(xí)的過(guò)程中,你要記?。耗悴皇且家粋€(gè)很高的分?jǐn)?shù),而是要考一個(gè)通過(guò)的分?jǐn)?shù),在復(fù)習(xí)過(guò)程中可以放棄一些內(nèi)容,只要保證在大部分基本概念,關(guān)鍵技術(shù),重要原理和歷年考點(diǎn)上都把握住,能夠拿到需要的分?jǐn)?shù)就可以了。
二、 概述
2.1 嵌入式系統(tǒng)的定義和組成
* 定義:以應(yīng)用為中心,以計(jì)算機(jī)技術(shù)為基礎(chǔ),軟件硬件可裁剪,適應(yīng)應(yīng)用系統(tǒng)對(duì)功能、可靠性、成本、體積、功耗嚴(yán)格要求的專用計(jì)算機(jī)系統(tǒng)。
* 知識(shí)產(chǎn)權(quán)核(IP core)設(shè)計(jì)是片上系統(tǒng)(SOC)設(shè)計(jì)的基礎(chǔ)。
* 組成:硬件層、中間層(硬件抽象層板級(jí)支持包)、系統(tǒng)軟件層、應(yīng)用軟件層
2.2 嵌入式微處理器體系結(jié)構(gòu)
* 馮諾依曼結(jié)構(gòu) 將程序指令存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器合并在一起的存儲(chǔ)器結(jié)構(gòu)。 8086、ARM7、MIPS
* 哈佛結(jié)構(gòu) 將程序指令存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器分開的一種存儲(chǔ)結(jié)構(gòu)。程序存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器是相互獨(dú)立的存儲(chǔ)器,系統(tǒng)中有4套總線:程序的數(shù)據(jù)總線和地址總線、數(shù)據(jù)的地址總線和數(shù)據(jù)總線。 MC68、Z8、AVR、ARM9、ARM10、ARM11
* CISC
* RISC
* 流水線技術(shù) 取指令、分析指令、執(zhí)行指令 吞吐率 建立時(shí)間
* 信息存儲(chǔ)的字節(jié)順序 小端字節(jié)順序存儲(chǔ):低字節(jié)數(shù)據(jù)存放在內(nèi)存的低地址處 大端字節(jié)順序存儲(chǔ)法:低字節(jié)數(shù)據(jù)存放在內(nèi)存的高地址處
2.3 嵌入式系統(tǒng)的硬件基礎(chǔ)
* 組合邏輯電路無(wú)存儲(chǔ)功能 共陰LED顯示器適用于高電平驅(qū)動(dòng),共陽(yáng)LED顯示器適用于低電平驅(qū)動(dòng)
* 時(shí)序邏輯電路
* 三態(tài)門(ST門) 主要用來(lái)避免多門輸出同時(shí)占據(jù)數(shù)據(jù)總線 輸出為推拉式低阻輸出,不需要接上拉電阻,故開關(guān)速度比集電極開路的門電路(OC)快,常用三態(tài)門作為輸出緩沖器。
* 總線負(fù)載能力(驅(qū)動(dòng)能力) 當(dāng)總線接負(fù)載超過(guò)總線負(fù)載能力時(shí),在總線和負(fù)載間加接緩沖器或驅(qū)動(dòng)器,常用的是三態(tài)緩沖器,其作用是驅(qū)動(dòng)和隔離。
* 單向總線驅(qū)動(dòng)器 74244 ,雙向總線驅(qū)動(dòng)器 74245
* 總線仲裁 是在多個(gè)總線主設(shè)備的環(huán)境下被提出來(lái)的。串聯(lián)、并聯(lián)優(yōu)先級(jí)判別法
* TTL、ECL、CMOS 電平轉(zhuǎn)換
* 可編程陣列邏輯器件(PAL) 采用可編程與門陣列和固定連接的或門陣列的基本結(jié)構(gòu)型式。
* 可編程邏輯陣列(PLA) 與門陣列與或門陣列都可編程
* 可編程通用陣列邏輯器件(GAL)
* 門陣列(GA)
* 可編程程序門陣列(PGA)
2.4 嵌入式系統(tǒng)中信息表示和運(yùn)算基礎(chǔ)
* 原碼、反碼、補(bǔ)碼 正數(shù)原碼、反碼、補(bǔ)碼均相同,負(fù)數(shù)反碼表示為該數(shù)原碼除符號(hào)位外按位取反。負(fù)數(shù)補(bǔ)碼位為1,其余位求反,末位加1。
* 數(shù)的定點(diǎn)和浮點(diǎn)表示 一個(gè)浮點(diǎn)數(shù)是兩個(gè)定點(diǎn)數(shù)組合而成的。
* 非數(shù)值數(shù)據(jù)編碼 ASCII字符編碼 Unicode編碼
* 奇偶校驗(yàn)碼 編碼規(guī)則是先將所要傳輸?shù)臄?shù)據(jù)碼元分組,在分組數(shù)據(jù)后面附加一監(jiān)督位,使該組碼連同監(jiān)督位在內(nèi)的碼組中的“1”的個(gè)數(shù)為偶數(shù)(偶校驗(yàn))或奇數(shù)(奇校驗(yàn))。
* 海明碼 2^r >= n 或 2^r >= k+r+1
* 循環(huán)冗余校驗(yàn)碼(CRC)
2.5 嵌入式系統(tǒng)得性能評(píng)價(jià)
* 度量項(xiàng)目
* 評(píng)價(jià)方法 測(cè)量法、模型法
* 評(píng)估嵌入式系統(tǒng)處理器的主要指標(biāo) MIPS測(cè)試基準(zhǔn)、Dhrystone、 EEMBC
三、復(fù)習(xí)筆記
1、嵌入式系統(tǒng)的定義
?。?)定義:以應(yīng)用為中心,以計(jì)算機(jī)技術(shù)為基礎(chǔ),軟硬件可裁剪,適應(yīng)應(yīng)用系統(tǒng)對(duì)功能、可靠性、成本、體積、功耗嚴(yán)格要求的專用計(jì)算機(jī)系統(tǒng)。
?。?)嵌入式系統(tǒng)發(fā)展的4個(gè)階段:無(wú)操作系統(tǒng)階段、簡(jiǎn)單操作系統(tǒng)階段、實(shí)時(shí)操作系統(tǒng)階段、面向Internet階段。
?。?)知識(shí)產(chǎn)權(quán)核(IP核):具有知識(shí)產(chǎn)權(quán)的、功能具體、接口規(guī)范、可在多個(gè)集成電路設(shè)計(jì)中重復(fù)使用的功能模塊,是實(shí)現(xiàn)系統(tǒng)芯片(SOC)的基本構(gòu)件。
(4)IP核模塊有行為、結(jié)構(gòu)和物理3級(jí)不同程度的設(shè)計(jì),對(duì)應(yīng)描述功能行為的不同可以分為三類:軟核、固核、硬核。
2、嵌入式系統(tǒng)的組成:硬件層、中間層、系統(tǒng)軟件層和應(yīng)用軟件層
?。?)硬件層:嵌入式微處理器、存儲(chǔ)器、通用設(shè)備接口和I/O接口。
嵌入式模塊=微處理器+電源電路+時(shí)鐘電路+存儲(chǔ)器
Cache:位于主存和嵌入式微處理器內(nèi)核之間,存放的是近一段時(shí)間微處理器使用多的程序代碼和數(shù)據(jù)。它的主要目標(biāo)是減小存儲(chǔ)器給微處理器內(nèi)核造成的存儲(chǔ)器訪問(wèn)瓶頸,使處理速度更快。
(2)中間層(也稱為硬件抽象層HAL或者板級(jí)支持包BSP):它將系統(tǒng)上層軟件和底層硬件分離開來(lái),使系統(tǒng)上層軟件開發(fā)人員無(wú)需關(guān)系底層硬件的具體情況,根據(jù)BSP層提供的接口開發(fā)即可。
?。?)系統(tǒng)軟件層:由RTOS、文件系統(tǒng)、GUI、網(wǎng)絡(luò)系統(tǒng)及通用組件模塊組成。
RTOS是嵌入式應(yīng)用軟件的基礎(chǔ)和開發(fā)平臺(tái)。
(4)應(yīng)用軟件:由基于實(shí)時(shí)系統(tǒng)開發(fā)的應(yīng)用程序組成。
3、實(shí)時(shí)系統(tǒng)
(1)定義:能在指定或確定的時(shí)間內(nèi)完成系統(tǒng)功能和對(duì)外部或內(nèi)部、同步或異步時(shí)間做出響應(yīng)的系統(tǒng)。
(2)區(qū)別:通用系統(tǒng)一般追求的是系統(tǒng)的平均響應(yīng)時(shí)間和用戶的使用方便;而實(shí)時(shí)系統(tǒng)主要考慮的是在壞情況下的系統(tǒng)行為。
?。?)特點(diǎn):時(shí)間約束性、可預(yù)測(cè)性、可靠性、與外部環(huán)境的交互性。
?。?)硬實(shí)時(shí)(強(qiáng)實(shí)時(shí)):指應(yīng)用的時(shí)間需求應(yīng)能夠得到完全滿足,否則就造成重大安全事故,甚至造成重大的生命財(cái)產(chǎn)損失和生態(tài)破壞,如:航天、軍事。
(5)軟實(shí)時(shí)(弱實(shí)時(shí)):指某些應(yīng)用雖然提出了時(shí)間的要求,但實(shí)時(shí)任務(wù)偶爾違反這種需求對(duì)系統(tǒng)運(yùn)行及環(huán)境不會(huì)造成嚴(yán)重影響,如:監(jiān)控系統(tǒng)、實(shí)時(shí)信息采集系統(tǒng)。
(6)任務(wù)的約束包括:時(shí)間約束、資源約束、執(zhí)行順序約束和性能約束。
4、實(shí)時(shí)系統(tǒng)的調(diào)度
(1)調(diào)度:給定一組實(shí)時(shí)任務(wù)和系統(tǒng)資源,確定每個(gè)任務(wù)何時(shí)何地執(zhí)行的整個(gè)過(guò)程。
?。?)搶占式調(diào)度:通常是優(yōu)先級(jí)驅(qū)動(dòng)的調(diào)度,如uCOS。優(yōu)點(diǎn)是實(shí)時(shí)性好、反應(yīng)快,調(diào)度算法相對(duì)簡(jiǎn)單,可以保證高優(yōu)先級(jí)任務(wù)的時(shí)間約束;缺點(diǎn)是上下文切換多。
?。?)優(yōu)先級(jí)驅(qū)動(dòng)策略:按照任務(wù)優(yōu)先級(jí)的高低確定任務(wù)的執(zhí)行順序。
(4)實(shí)時(shí)任務(wù)分類:周期任務(wù)、偶發(fā)任務(wù)、非周期任務(wù)。
(5)實(shí)時(shí)系統(tǒng)的通用結(jié)構(gòu)模型:數(shù)據(jù)采集任務(wù)實(shí)現(xiàn)傳感器數(shù)據(jù)的采集,數(shù)據(jù)處理任務(wù)處理采集的數(shù)據(jù)、并將加工后的數(shù)據(jù)送到執(zhí)行機(jī)構(gòu)管理任務(wù)控制機(jī)構(gòu)執(zhí)行。
5、嵌入式微處理器體系結(jié)構(gòu)
?。?)馮諾依曼結(jié)構(gòu):程序和數(shù)據(jù)共用一個(gè)存儲(chǔ)空間,程序指令存儲(chǔ)地址和數(shù)據(jù)存儲(chǔ)地址指向同一個(gè)存儲(chǔ)器的不同物理位置,采用單一的地址及數(shù)據(jù)總線,程序和數(shù)據(jù)的寬度相同。例如:8086、ARM7、MIPS…
?。?)哈佛結(jié)構(gòu):程序和數(shù)據(jù)是兩個(gè)相互獨(dú)立的存儲(chǔ)器,每個(gè)存儲(chǔ)器獨(dú)立編址、獨(dú)立訪問(wèn),是一種將程序存儲(chǔ)和數(shù)據(jù)存儲(chǔ)分開的存儲(chǔ)器結(jié)構(gòu)。例如:AVR、ARM9、ARM10…
?。?)CISC與RISC的特點(diǎn)比較(參照教程22頁(yè))。
計(jì)算機(jī)執(zhí)行程序所需要的時(shí)間P可以用下面公式計(jì)算:
P=I×CPI×T
6、總線電路及信號(hào)驅(qū)動(dòng)
?。?)總線是各種信號(hào)線的集合,是嵌入式系統(tǒng)中各部件之間傳送數(shù)據(jù)、地址和控制信息的公共通路。在同一時(shí)刻,每條通路線路上能夠傳輸一位二進(jìn)制信號(hào)。按照總線所傳送的信息類型,可以分為:數(shù)據(jù)總線(DB)、地址總線(AB)和控制總線(CB)。
?。?)總線的主要參數(shù):
總線帶寬:一定時(shí)間內(nèi)總線上可以傳送的數(shù)據(jù)量,一般用MByte/s表示。
總線寬度:總線能同時(shí)傳送的數(shù)據(jù)位數(shù)(bit),即人們常說(shuō)的32位、64位等總線寬度的概念,也叫總線位寬??偩€的位寬越寬,總線每秒數(shù)據(jù)傳輸率越大,也就是總線帶寬越寬。
7、電平轉(zhuǎn)換電路
(1)數(shù)字集成電路可以分為兩大類:雙極型集成電路(TTL)、金屬氧化物半導(dǎo)體(MOS)。
?。?)CMOS電路由于其靜態(tài)功耗極低,工作速度較高,抗干擾能力較強(qiáng),被廣泛使用。
?。?)解決TTL與CMOS電路接口困難的辦法是在TTL電路輸出端與電源之間接一上拉電阻R,上拉電阻R的取值由TTL的高電平輸出漏電流IOH來(lái)決定,不同系列的TTL應(yīng)選用不同的R值。
8、可編程邏輯器件基礎(chǔ)(具體參見教程51到61頁(yè))
這方面的內(nèi)容,從總體上有個(gè)概念性的認(rèn)識(shí)應(yīng)該就可以了。
9、差錯(cuò)控制編碼
?。?)根據(jù)碼組的功能,可以分為檢錯(cuò)碼和糾錯(cuò)碼兩類。檢錯(cuò)碼是指能自動(dòng)發(fā)現(xiàn)差錯(cuò)的碼,例如奇偶檢驗(yàn)碼;糾錯(cuò)碼是指不僅能發(fā)現(xiàn)差錯(cuò)而且能自動(dòng)糾正差錯(cuò)的碼,例如循環(huán)冗余校驗(yàn)碼。
?。?)奇偶檢驗(yàn)碼、海明碼、循環(huán)冗余校驗(yàn)碼(CRC)。(教程70到77頁(yè))
10、嵌入式系統(tǒng)的度量項(xiàng)目
?。?)性能指標(biāo):分為部件性能指標(biāo)和綜合性能指標(biāo),主要包括:吞吐率、實(shí)時(shí)性和各種利用率。
(2)可靠性與安全性
可靠性是嵌入式系統(tǒng)重要、突出的基本要求,是一個(gè)嵌入式系統(tǒng)能正常工作的保證,一般用平均故障間隔時(shí)間MTBF來(lái)度量。
?。?)可維護(hù)性:一般用平均修復(fù)時(shí)間MTTR表示。
(4)可用性
?。?)功耗
?。?)環(huán)境適應(yīng)性
(7)通用性
?。?)安全性
?。?)保密性
(10)可擴(kuò)展性
性價(jià)比中的價(jià)格,除了直接購(gòu)買嵌入式系統(tǒng)的價(jià)格外,還應(yīng)包含安裝費(fèi)用、若干年的運(yùn)行維修費(fèi)用和軟件租用費(fèi)。
11、嵌入式系統(tǒng)的評(píng)價(jià)方法:測(cè)量法和模型法
?。?)測(cè)量法是直接基本的方法,需要解決兩個(gè)問(wèn)題:
A、根據(jù)研究的目的,確定要測(cè)量的系統(tǒng)參數(shù)。
B、選擇測(cè)量的工具和方式。
?。?)測(cè)量的方式有兩種:采樣方式和事件跟蹤方式。
四、真題解析
1、2007年4、5題
若每一條指令都可以分解為取指、分析和執(zhí)行三步。已知取指時(shí)間t取指=4△t,分析時(shí)間t分析=3△t,執(zhí)行時(shí)間t執(zhí)行=5△t。如果按串行方式執(zhí)行完100條指令需要 (4) △t。如果按照流水線方式執(zhí)行,執(zhí)行完100條指令需要 (5) △t。
?。?)A. 1190 B. 1195 C. 1200 D. 1205
?。?)A. 504 B. 507 C. 508 D. 510
<答案>:C、B
考查流水線技術(shù)知識(shí)點(diǎn)。
按照串行的方式,執(zhí)行完一條指令才能執(zhí)行下一條指令,那么執(zhí)行完100條指令的時(shí)間為:(4+3+5)×100=1200
按照流水線的方式,可以同時(shí)執(zhí)行多條指令。在條指令進(jìn)行分析的時(shí)候,第二條指令已經(jīng)開始取指;當(dāng)條指令進(jìn)行執(zhí)行的時(shí)候,第二條指令進(jìn)行分析,第三條指令取指;當(dāng)?shù)诙l指令進(jìn)行執(zhí)行完的時(shí)候,第三條指令已經(jīng)分析完成。依此類推,當(dāng)條指令完成之后,每一個(gè)執(zhí)行的周期就可以完成一條指令。需要注意的是,如果流水線的子過(guò)程所用時(shí)間不一樣長(zhǎng),則吞吐率應(yīng)以長(zhǎng)子過(guò)程來(lái)計(jì)算。因此,我們可以計(jì)算得100條指令的執(zhí)行時(shí)間為:(4+3+5)+(100-1)×5=507。
2、2007年24題
某總線有104根信號(hào)線,其中數(shù)據(jù)總線(DB)32根,若總線工作頻率為33MHz,則其理論傳輸率為 (24) 。(注:本題答案中的B表示Byte)
?。?4)A. 33 MB/s B. 64MB/s C. 132 MB/s D. 164 MB/s
<答案>:C
考查總線這個(gè)知識(shí)點(diǎn)。
根據(jù)上面的筆記,總線帶寬 = 總線位寬×總線頻率/8=32×33/8=132MB/s。
3、2007年26題
某存儲(chǔ)器數(shù)據(jù)總線寬度為32bit,存取周期為250ns,則該存儲(chǔ)器帶寬為 (26) 。(注:本題答案中的B表示Byte)
(26)A. 8×106B/s B. 16×106B/s C. 16×108B/s D. 32×106B/s
<答案>:B
考查總線這個(gè)知識(shí)點(diǎn)。
存儲(chǔ)器帶寬即總線帶寬,總線頻率為:1/250ns=4×106
存儲(chǔ)器帶寬為:32×4×106/8=16×106B/s
4、2007年27題
處理機(jī)主要由處理器、存儲(chǔ)器和總線組成,總線包括 (27) 。
?。?7)A. 數(shù)據(jù)總線、串行總線、邏輯總線、物理總線
B. 并行總線、地址總線、邏輯總線、物理總線
C. 并行總線、串行總線、全雙工總線
D. 數(shù)據(jù)總線、地址總線、控制總線
<答案>:D
考查總線這個(gè)知識(shí)點(diǎn),基本概念的考查。
5、2007年35題
三極管是可控的開關(guān)器件,其飽和與截止?fàn)顟B(tài)分別對(duì)應(yīng)開關(guān)的接通和斷開狀態(tài)。UBE為基極輸入電壓,VTH為基極域值電壓,如果UBETH,開關(guān)應(yīng)處于 (35) 狀態(tài)。
?。?5)A. 接通 B. 三態(tài) C. 斷開 D. 高阻
<答案>:C
考查電路中基本的基礎(chǔ)知識(shí)點(diǎn),我覺(jué)得做不對(duì)的根本不能算嵌入式系統(tǒng)開發(fā)入門。
6、2007年36題
如下圖所示,若低位地址(A0-A11)接在內(nèi)存芯片地址引腳上,高位地址(A12-A19)進(jìn)行片選譯碼(其中,A14和A16沒(méi)有參加譯碼),且片選信號(hào)低電平有效,則對(duì)下圖所示的譯碼器,不屬于此譯碼空間的地址為 (36) 。
(36)A. AB000H~ABFFFH B. BB000H~BBFFFH
C. EF000H~EFFFFH D. FE000H~FEFFFH
<答案>:D
考查數(shù)字電路中譯碼知識(shí)和存儲(chǔ)系統(tǒng)中統(tǒng)一編址的問(wèn)題,相對(duì)來(lái)說(shuō),這個(gè)題目有點(diǎn)難度,但是對(duì)于學(xué)習(xí)過(guò)和親身做過(guò)單片機(jī)的兄弟來(lái)說(shuō),基本不過(guò)了。
7、2007年46題
?。?6) 完全把系統(tǒng)軟件和硬件部分隔離開來(lái),從而大大提高了系統(tǒng)的可移植性。
?。?6)A. 硬件抽象層 B. 驅(qū)動(dòng)映射層 C. 硬件交互層 D. 中間層
<答案>:A
考查嵌入式系統(tǒng)組成中的概念。
8、2006年3題
設(shè)指令由取指、分析、執(zhí)行3個(gè)子部件完成,每個(gè)子部件的工作周期為△t,采用常規(guī)標(biāo)量單流水線處理機(jī)。若連續(xù)執(zhí)行10條指令,則共需要時(shí)間(3)△t。
?。?)A.8 B.10 C.12 D.14
<答案>:C
考查流水線技術(shù)知識(shí)點(diǎn)。
3+(10-1)×1=12
9、2006年4、5題
某計(jì)算機(jī)的時(shí)鐘頻率為400MHz,測(cè)試計(jì)算機(jī)的程序使用4種類型的指令。每種指令的數(shù)量及所需要的指令時(shí)鐘數(shù)(CPI)如下表所示,則該計(jì)算機(jī)的指令平均時(shí)鐘數(shù)為(4);該計(jì)算機(jī)的運(yùn)算速度為(5)MIPS。
指令類型 指令數(shù)目(條) 每條指令需要的時(shí)鐘數(shù)
1 160000 1
2 30000 2
3 24000 4
4 16000 8
(4)A.1.85 B.1.93 C.2.36 D.3.75
?。?)A.106.7 B.169.5 C.207.3 D.216.2
<答案>:B、C
考查指令運(yùn)行方面的簡(jiǎn)單計(jì)算。
平均時(shí)鐘數(shù)=(160000+2×30000+4×24000+8×16000)/(160000+30000+24000+16000)=1.93
MIPS是指每秒種執(zhí)行多少百萬(wàn)條指令,即106。
計(jì)算機(jī)的運(yùn)行數(shù)度為:400/1.93=207.25=207.3MIPS
9、2006年12題
計(jì)算機(jī)要對(duì)聲音信號(hào)進(jìn)行處理時(shí),必須將它轉(zhuǎn)換為數(shù)字聲音信號(hào)。基本的聲音信號(hào)數(shù)字化方法時(shí)取樣-量化法。若量化后的每個(gè)聲音樣本用2個(gè)字節(jié)表示,則量化分辨率是(12)
?。?2)A.1/2 B.1/1024 C.1/65536 D.1/131072
<答案>:C
考查聲音編碼種量化計(jì)算的知識(shí)點(diǎn)。
2個(gè)字節(jié)是16位,其量化分辨率位1/1016=1/65536。
10、2006年13題
某幅圖像具有640×480個(gè)象素點(diǎn),若每個(gè)象素具有8位的顏色深度,則可表示(13)種不同的顏色,經(jīng)過(guò)5:1壓縮后,其圖像數(shù)據(jù)需要占用(14)(Byte)的存儲(chǔ)空間。
(13)A.8 B.256 C.512 D.1024
?。?4)A.61440 B.307200 C.384000 D.3072000
<答案>:B、A
考查圖像數(shù)據(jù)存儲(chǔ)計(jì)算的知識(shí)點(diǎn)。
8位顏色深度可以表示28=256種顏色深度。
經(jīng)過(guò)5:1壓縮后的數(shù)據(jù)大小為:640×480×8/8/5=61440。
11、2006年23題
若某邏輯門輸入A、B和輸出F的波形如下圖所示,則F(A,B)的表達(dá)式為(23)
?。?3) A.F=A B B.F=A+B
C.F=A異或B D.F=A(B的非)
___ __
A_______| |____| |_______
_______
B_______| |___________
______
F___________| |_______
<答案>:C
考查數(shù)字電路的基本知識(shí)點(diǎn),我覺(jué)得這個(gè)都搞不清楚很難通過(guò)這個(gè)考試。
12、2006年24題
一個(gè)4位的二進(jìn)制計(jì)數(shù)器,由0000狀態(tài)開始,經(jīng)過(guò)25個(gè)時(shí)鐘脈沖后,該計(jì)數(shù)器的狀態(tài)為24
?。?4) A.1100 B.1000 C.1001 D.1010
<答案>:C
考查數(shù)字電路的基本知識(shí)點(diǎn),相對(duì)上面一題有點(diǎn)難,需要對(duì)計(jì)數(shù)器的工作原理有比較清楚的理解。這個(gè)也是搞嵌入式系統(tǒng)的基礎(chǔ)中的基礎(chǔ),參考教程38頁(yè)或相關(guān)的數(shù)電書籍。
4位的計(jì)數(shù)器,其計(jì)數(shù)范圍是24=16,0000開始經(jīng)過(guò)16個(gè)時(shí)鐘脈沖之后又回到了開始的狀態(tài)0000。25-16=9,所以說(shuō)經(jīng)過(guò)25個(gè)時(shí)鐘之后,其計(jì)數(shù)器的數(shù)值應(yīng)該是9=1001。
13、2006年25題
穩(wěn)壓二極管構(gòu)成的穩(wěn)壓電路的接法是(25)
?。?5) A.穩(wěn)壓管與負(fù)載電阻串聯(lián)。
B.穩(wěn)壓管與限流電阻并聯(lián)。
C.限流電阻與穩(wěn)壓管串聯(lián)后,在與負(fù)載電阻串聯(lián)。
D.限流電阻與穩(wěn)壓管串聯(lián)后,在與負(fù)載電阻并聯(lián)。
<答案>:D
考查模擬電路的基本知識(shí)點(diǎn),實(shí)在太簡(jiǎn)單,不知道從那里開始分析了。
14、2006年26題
以下敘述中,不符合RISC指令系統(tǒng)特點(diǎn)的是(26)
(26) A.指令長(zhǎng)度固定,指令種類少。
B.尋址方式種類豐富,指令功能盡量增強(qiáng)。
C.設(shè)置大量通用寄存器,訪問(wèn)存儲(chǔ)器指令簡(jiǎn)單。
D.選取使用頻率較高的一些簡(jiǎn)單指令。
<答案>:B
考查RISC與CICS的區(qū)別,考生應(yīng)該清楚他們的區(qū)別,參加教程22頁(yè)。
五、小結(jié)
就我個(gè)人的意見,從內(nèi)容來(lái)看,嵌入式系統(tǒng)基礎(chǔ)知識(shí)的范圍很廣,知識(shí)點(diǎn)很多,而且沒(méi)有很強(qiáng)的邏輯性,顯得比較凌亂,很難將他們有序的組織在一起。但是也不要害怕,內(nèi)容雖然多而亂,但是考試的題目都比較簡(jiǎn)單,有些題目幾乎是所見即所得。只要你做過(guò)嵌入式或者單片機(jī)方面的工作,你都能做出來(lái)。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- ARM技術(shù)架構(gòu)與應(yīng)用開發(fā)實(shí)踐指南2026/1/6 10:40:19
- 嵌入式實(shí)時(shí)操作系統(tǒng)(RTOS)選型與移植技術(shù)指南2025/12/31 10:42:31
- 工業(yè)嵌入式系統(tǒng):通信接口技術(shù)選型與抗干擾設(shè)計(jì)實(shí)踐2025/12/15 14:36:53
- 深入解析嵌入式 OPENAMP 框架:開啟異核通信新時(shí)代2025/7/22 16:27:29
- 一文快速了解OPENWRT基礎(chǔ)知識(shí)2025/7/14 16:59:04









