用AD5370模數(shù)轉換器組成的可編程40通道輸出電路
出處:ADI 發(fā)布于:2011-08-07 15:11:20
AD5370電路概述
AD5370是一款16bit DNL和14bit INL的40通道DAC,除了50MHz SPI兼容的串口以外,這款新的DAC同樣提供失調寄存器和增益寄存器,以便提供系統(tǒng)校準能力;而且可設置20 V輸出電壓范圍能使調整電壓輸出等級更具靈活性,此外,可將AD5370分為5組8通道DAC。每組都有獨立的輸入,以實現(xiàn)遠端接地信號測量。提供64引腳LFCSP和64引腳LQFP兩種封裝。它有兩個Vref引腳和兩個失調DAC。VREF0是DAC通道VOUT0至VOUT7的基準電壓引腳,VREF1是DAC通道VOUT8至VOUT39的基準電壓引腳。它與XFET?系列低噪聲精密基準電壓源一起構成的解決方案,可提供業(yè)界的DAC通道密度、尺寸特性、靈活性和性能。

本電路采用多通道DAC配置,各組通道具有不同的輸出范圍。它根據(jù)AD5370 的40通道、16位特點,經過配置,8個通道具有±10 V的輸出范圍,另外24個通道具有?4 V至+8 V的輸出范圍。
圖1所示為AD5370的典型配置,它使用兩個外部基準電壓源。AD5370的標稱輸出范圍為基準電壓的四倍。采用3 V基準電壓源時,AD5370的默認偏移DAC寄存器值允許?4 V至+8 V的輸出范圍。采用5 V基準電壓源時,對VOUT0至VOUT7相關的偏移DAC寄存器進行編程,可提供±10 V的輸出范圍。 ADR435為5 V低噪聲精密基準電壓源。 ADR423為3 V低噪聲精密基準電壓源。按照圖1所示方式連接時,AD5370的VOUT0至VOUT7將具有±10 V的輸出范圍,VOUT8至VOUT39將具有?4 V至+8 V的輸出范圍。AD5370內置兩個偏移DAC寄存器;利用這些寄存器,可以在器件功能與動態(tài)裕量的限制范圍內調整輸出范圍的中間電平點。偏移DAC寄存 器的默認值為5461 (0x1555),若采用3 V基準電壓源,則中間電平點為2 V。由此將得到?4 V至+8 V的輸出范圍,即VOUT8至VOUT39的默認輸出范圍。若將偏移DAC 0寄存器設為8192 (0x2000),則中間電平點為0 V,使得VOUT0至VOUT7的輸出范圍為±10 V。
AD5370十分靈活,利用材料清單上的同樣器件,可以設計出具有多種不同輸出范圍的系統(tǒng)。
本電路必須構建在具有較大面積接地層的多層電路板上。為實現(xiàn)性能,必須采用適當?shù)牟季帧⒔拥睾腿ヱ罴夹g(請參考教程 MT-031 and 教程 MT-101)。
變化引申
AD5371是AD5370的40通道、14位版本,提供三個基準電壓輸入引腳。AD5372是AD5370的32通道、16位版本,AD5373 是AD5370的32通道、14位版本。
本文所述電路可以使用上述任一款AD537x器件。需要時,也可以改用其它基準電壓源以提供不同的輸出范圍。ADR421 和ADR431 均為2.5 V基準電壓源,可以用來提供±5 V輸出。
版權與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權均屬于維庫電子市場網(wǎng),轉載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關法律責任。
本網(wǎng)轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉載時,必須保留本網(wǎng)注明的作品出處,并自負版權等法律責任。
如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網(wǎng)聯(lián)系,否則視為放棄相關權利。
- 數(shù)字電源控制與傳統(tǒng)模擬控制的深度對比2026/2/2 11:06:56
- 模擬信號調理電路技術設計與選型運維指南2025/12/30 10:08:16
- 運算放大器壓擺率的核心要點2025/9/5 16:27:55
- 深度剖析放大器穩(wěn)定系數(shù) K 與 Mu 的差異2025/9/2 16:44:05
- 什么是運算放大器失調電流2025/9/1 17:01:22









