集成電路老化測(cè)試插座的結(jié)構(gòu)形式
出處:電子產(chǎn)品世界 發(fā)布于:2011-08-15 12:04:20
摘要:集成電路(IC)老化測(cè)試插座(以下簡(jiǎn)稱老化測(cè)試插座)主要應(yīng)用于集成電路產(chǎn)品的檢測(cè)、老化、篩選等場(chǎng)合,其的用戶是集成電路器件制造廠。本文對(duì)集成電路老化測(cè)試插座的結(jié)構(gòu)形式做一簡(jiǎn)單的介紹。
集成電路制造廠對(duì)其生產(chǎn)的每種集成電路封裝器件都要進(jìn)行老化測(cè)試,所以集成電路需求量的迅速增長(zhǎng),為老化測(cè)試插座產(chǎn)業(yè)也提出了更高的要求,必須具備與產(chǎn)量和品種相適應(yīng)的老化測(cè)試插座。老化測(cè)試插座是對(duì)集成電路進(jìn)行可靠性驗(yàn)證和各類環(huán)境適應(yīng)性試驗(yàn)的必備的試驗(yàn)裝置。
集成電路封裝的結(jié)構(gòu)型式
集成電路芯片的封裝技術(shù)已歷經(jīng)了好幾代的變遷,技術(shù)指標(biāo)一代比一代先進(jìn),如芯片面積與封裝面積越來(lái)越接近,適用頻率越來(lái)越高,耐溫性能越來(lái)越好,引腳數(shù)增多,引腳節(jié)距減小,可靠性提高,更加方便等等。芯片封裝形式很多,但就其與PCB的安裝方式來(lái)看主要有以下兩類封裝:通孔式封裝和表面貼裝式封裝。
通孔式封裝,是IC的引腳通過(guò)穿孔插進(jìn)電路板,在板的背后焊接。主要包括雙列直插式封裝(DIP)和針柵陣列封裝(PGA)。較受歡迎的表面貼裝式封裝,是將芯片載體(封裝)直接焊接在PCB上的封裝。包括:小外形封裝SOP;四方扁平封裝QFP;塑料引線芯片載體封裝PLCC;無(wú)引線陶瓷芯片載體封裝LCC;球柵陣列封裝BGA、芯片級(jí)封裝CSP等。
老化測(cè)試插座的結(jié)構(gòu)
無(wú)論是通孔式封裝還是表面貼裝式封裝,生產(chǎn)制造過(guò)程中的老化測(cè)試都是一個(gè)重要環(huán)節(jié),所以老化測(cè)試插座是隨著集成電路的發(fā)展而發(fā)展的。老化測(cè)試插座的結(jié)構(gòu)是根據(jù)集成電路封裝結(jié)構(gòu)的不同而設(shè)計(jì)的,其命名與集成電路封裝形式一致。因此,為了順應(yīng)集成電路的飛速發(fā)展,一般而言,有什么樣的封裝形式就有什么樣的老化測(cè)試插座。并且由于集成電路封裝節(jié)距小、密度大,所以給老化測(cè)試插座的設(shè)計(jì)與制造帶來(lái)了很大的難度。下面對(duì)老化測(cè)試插座的結(jié)構(gòu)作簡(jiǎn)單介紹。
通孔式封裝老化測(cè)試插座
單、雙列直插式封裝老化測(cè)試插座
單、雙列直插式封裝的I/O接腳是從封裝的對(duì)邊伸延出來(lái)的,然后彎曲(見(jiàn)圖1)。雙列直插式封裝有塑料PDIP和陶瓷CDIP兩種,中心距為2.54mm或1.778mm,一般是8~64接腳,而塑料封裝DIP的接腳數(shù)目通??梢远嘀?8。因?yàn)閴耗:鸵€框的關(guān)系,令制造尺寸更大的DIP有困難,導(dǎo)致接腳數(shù)目局限在68以內(nèi)。由于DIP接腳數(shù)目比較少,多為68,所以DIP老化測(cè)試插座一般采用低插拔力片簧式結(jié)構(gòu)(見(jiàn)圖2),此結(jié)構(gòu)由接觸件和絕緣安裝板組成。接觸件采用片簧式結(jié)構(gòu)使封裝引線,與片簧式接觸件雙面接觸,耐磨損,并易于插拔。

圖1 直插式封裝老練測(cè)試插座

圖2 片簧式結(jié)構(gòu)老練測(cè)試插座
雖然國(guó)內(nèi)外大多數(shù)IC生產(chǎn)廠家在對(duì)DIP進(jìn)行老化測(cè)試時(shí)采用上述的片簧式結(jié)構(gòu),也有少數(shù)的IC生產(chǎn)廠家采用手柄式老化測(cè)試插座,這種插座是零插拔力結(jié)構(gòu),設(shè)計(jì)制造難度比較大,價(jià)格也比較高,所以也有少數(shù)IC生產(chǎn)廠家使用圓孔式結(jié)構(gòu)(見(jiàn)圖3),即裝機(jī)用DIP插座,因裝機(jī)用DIP插座插拔力小,接觸可靠,并且價(jià)格很便宜。

圖3 圓孔式老練測(cè)試插座
針柵陣列封裝(PGA)封裝老化測(cè)試插座
PGA是通孔封裝中的一種流行封裝,它是一個(gè)多層的芯片載體封裝,外形通常是正方形的,這類封裝底部焊有接腳,通常用在接腳數(shù)目超過(guò)68 的超大規(guī)模IC(VLSI)上。當(dāng)需要高接腳數(shù)目或低熱阻時(shí),PGA是DIP的取代封裝方式。PGA封裝的外形見(jiàn)圖4。

圖4 PGA封裝外形
PPGA為塑料針柵陣列封裝,CPGA為陶瓷針柵陣列封裝其節(jié)距為2.54mm。而FPGA為窄節(jié)距PGA,目前接腳節(jié)距為0.80mm、0.65mm的FPGA為主流。目前國(guó)內(nèi)常用的PGA封裝接腳數(shù)目從100(10×10)到441(21×21)或更多。
對(duì)于接腳數(shù)目少于100線的PGA封裝進(jìn)行老化測(cè)試時(shí),國(guó)內(nèi)有一小部分生產(chǎn)廠家采用性價(jià)比較好、插拔力較小的圓孔插入式插座(見(jiàn)圖5)。而對(duì)于超過(guò)接腳數(shù)目100的,則要使用零插拔力老化測(cè)試插座。

圖5 圓孔插入式插座
PGA零插拔力老化測(cè)試插座的結(jié)構(gòu)形式(見(jiàn)圖6)。使用時(shí)把這種插座的手柄輕輕抬起,PGA就可以很容易、輕松地插入插座中,然后將手柄水平放置到原處,利用插座本身的特殊結(jié)構(gòu)生成的擠壓力,將PGA的接腳與插座牢牢地接觸,不存在接觸不良的問(wèn)題,而拆卸PGA芯片只需將插座的手柄輕輕抬起,則壓力解除,PGA芯片既可輕松取出。由于PGA零插拔力插座使用方便,接觸可靠,也常用于裝機(jī)。例如,計(jì)算機(jī)主機(jī)中的CPU就使用的是PGA零插拔力插座。

圖6 PGA零插拔力老練測(cè)試插座
表面貼裝式封裝老化測(cè)試插座
表面貼裝式封裝形式
QFP四方扁平封裝適用于高頻和多接腳器件,四邊都有細(xì)小的“L”字引線(見(jiàn)圖7)。小外形封裝(SOP)的引線與QFP方式基本相同。區(qū)別是QFP一般為正方形,四邊都有引線,而SOP則是兩對(duì)邊有引線, 見(jiàn)圖8。

圖7 QFP四方扁平封裝

圖8 小外形封裝
QFP在電路板的占位比DIP節(jié)省一倍。外形可以是正方形或長(zhǎng)方形,引線節(jié)距為1.27mm、1mm、0.8mm、0.65mm和0.5mm,引線數(shù)目由20~240。而SOP的引線節(jié)距為1.27 mm,為0.5 mm,比DIP要小很多。到了20世紀(jì)80年代,出現(xiàn)的內(nèi)存第二代封裝技術(shù)以TSOP為代表,它很快為業(yè)界所普遍采用,到目前為止還保持著內(nèi)存封裝的主流地位。
LCC系列封裝是無(wú)引線封裝,其引線是采用特殊的工藝手段附著在陶瓷底板上的鍍金片,節(jié)距為1.27 mm,常見(jiàn)芯數(shù)為18、20、24、28、68等。封裝形式見(jiàn)圖9。

圖9 LCC系列封裝
塑料有引線芯片載體(PLCC/JLCC)是TI于1980年代初期開(kāi)發(fā)的,是代替無(wú)引線芯片載體的一個(gè)低成本封裝方式。PLCC是J形彎曲(J-bend)的,那是說(shuō)這封裝的接腳向內(nèi)彎曲成“J”的形狀,所以有些廠家也叫JLCC 或QFJ(見(jiàn)圖10)。PLCC的優(yōu)點(diǎn)是占的安裝位置更小,而且接腳受封裝保護(hù)。PLCC通常是正方形或長(zhǎng)方形,四邊都有接腳,節(jié)距為1.27 mm或0.65 mm。引線數(shù)常見(jiàn)的有18、20、22、28、32、44、52、68、84。

圖10 塑料有引線芯片載體
J形引線小外形封裝(SOJ)的對(duì)邊伸延出來(lái)的,然后彎曲成“J”形(見(jiàn)圖11),引線形狀與PLCC相同,不過(guò)PLCC的引線分布在四邊,其引線節(jié)距為1.27 mm,常用芯數(shù)為16、20、24、26、28、32、34、40、44(節(jié)距為0.80)。

圖11 J形引線小外形封裝
為滿足發(fā)展的需要,在原有封裝方式的基礎(chǔ)上,又增添了新的方式——球柵陣列封裝(BGA)、盤(pán)柵陣列封裝(LGA),芯片尺寸封裝(CSP)、多芯片組件(MCM)等等,其外形見(jiàn)圖12,由圖可以看出,這幾種封裝形式充分利用整個(gè)底部來(lái)與電路板互連,用的不是接腳,而是焊錫球,因此除了封裝方便容易外,還縮短了與PCB板之間的互連距離。

圖12 幾種新的封裝方式
表面貼裝式封裝老化測(cè)試插座
表面貼裝式封裝的飛速發(fā)展,也帶動(dòng)了表面貼裝式封裝老化測(cè)試插座產(chǎn)業(yè)的迅速發(fā)展。目前用于表面貼裝式封裝的老化插座的結(jié)構(gòu)形式主要有兩種:按壓式和翻蓋式。這兩種結(jié)構(gòu)都能很好地保護(hù)集成電路封裝件,并且方便快捷,不需要專用工具就能放入和取出封裝件。
按壓式測(cè)試插座由安裝板、施力裝置、定位裝置、接觸件等零件組成,其結(jié)構(gòu)形式如圖13所示,常見(jiàn)的外形見(jiàn)圖14。使用時(shí)操作者要按壓插座的施力裝置,將表面貼裝式封裝件放置在接觸件上,并且借助于定位裝置很好地定位,松開(kāi)施力裝置使其施加給封裝件的“L” 形、“J”形或焊錫球形引線足夠的力,使得引線與接觸件之間形成可靠的接觸。國(guó)內(nèi)IC生產(chǎn)廠家也曾使用過(guò)這種結(jié)構(gòu)形式,通過(guò)使用發(fā)現(xiàn)存在兩個(gè)比較大的問(wèn)題,一是按壓力太大,不宜操作;二是由于手壓施力裝置時(shí)容易造成接觸件受力不均勻,使得圖13所示的接觸件受力后,變形處易折斷,一個(gè)接觸件損壞,整個(gè)插座就報(bào)廢了。所以一般情況下對(duì)于芯數(shù)比較少的表面貼裝式封裝件使用按壓式結(jié)構(gòu)的IC生產(chǎn)廠家還是比較多的,比如J形彎曲引線的PLCC和SOJ,在老化測(cè)試時(shí)一般選用此種結(jié)構(gòu)形式。

圖13 按壓式老化測(cè)試插座結(jié)構(gòu)示意圖

圖14 常見(jiàn)的按壓式測(cè)試插座外形
翻蓋式老化測(cè)試插座主要用于表面貼裝式封裝的夾具,其施力裝置是由帶掛鉤或卡塊的不銹鋼或塑料蓋子。QFP、SOP封裝件的引線為”L”狀,非常的脆弱,其引線的節(jié)距分別為1.27 mm、1.02 mm、0.8 mm等。為了保護(hù)封裝件的引線,QFP系列夾具結(jié)構(gòu)設(shè)計(jì)時(shí)應(yīng)有便于放置封裝件的結(jié)構(gòu)件。到目前為止用于QFP和SOP的翻蓋式老化測(cè)試插座有兩種結(jié)構(gòu)形式。
一種是圖15所示的結(jié)構(gòu),由蓋板、卡塊、安裝板和接觸件等零件組成,接觸件安裝在安裝板的槽中,接觸件的接觸部位與安裝板的槽頂端有一定的距離H,封裝件的各個(gè)引線既可直接放置每個(gè)接觸件上安裝板的槽中,這樣的結(jié)構(gòu)在蓋子扣到位后,既可以在夾具工作過(guò)程中很好地保護(hù)封裝件,又可以使封裝件的引線與夾具的接觸件可靠地接觸。

圖15 翻蓋式老化測(cè)試插座機(jī)構(gòu)形式(1)
另一種也是目前比較受歡迎的結(jié)構(gòu),在帶掛鉤的蓋板與接觸件之間增加一個(gè)固定封裝件的絕緣裝置(見(jiàn)圖16),其中的定位板上設(shè)計(jì)有與封裝件的引線的節(jié)距與數(shù)量相等的細(xì)長(zhǎng)槽,測(cè)試、老化時(shí)將QFP或SOP封裝件放置在固定裝置后,再將固定裝置放置在插座的接觸件上,蓋板鎖緊后,即可以保證引線與接觸件可靠地接觸,又能保護(hù)引線不受損害,不變形。其優(yōu)點(diǎn)就是操作方便,使用壽命長(zhǎng),比較受IC生產(chǎn)廠家的歡迎。

圖16 翻蓋式老化測(cè)試插座機(jī)構(gòu)形式
LCC翻蓋式老化測(cè)試插座結(jié)構(gòu)詳見(jiàn)圖17,其接觸件也是“C”型的。測(cè)試、老化時(shí)將其放置在插座的規(guī)定位置,使封裝件的引線與插座接觸件的接觸部位接觸,然后將蓋板壓緊卡塊卡到位即可。

圖17 LCC翻蓋式老化測(cè)試插座結(jié)構(gòu)

圖18 BGA翻蓋式老化測(cè)試插座的結(jié)構(gòu)
焊錫球形引腳封裝翻蓋式老化測(cè)試插座的結(jié)構(gòu)形式見(jiàn)圖18,其接觸件結(jié)構(gòu)的形狀為喇叭口形狀,這種喇叭口形狀既能很好地保護(hù)焊錫球,又能與焊錫球形成可靠地接觸。老化測(cè)試時(shí)將封裝件的焊錫球形引腳放置在接觸件的喇叭口上,將蓋板壓緊卡塊卡到位后,封裝件的焊錫球形引腳與接觸件的喇叭口的接觸部位可靠地接觸。
結(jié)語(yǔ)
本文簡(jiǎn)單論述了目前用量比較大的集成電路老化測(cè)試插座的結(jié)構(gòu)形式。通過(guò)以上論述可以看出為了使用方便、保護(hù)封裝件,無(wú)論是通孔式封裝,還是表面貼裝式封裝其老化測(cè)試插座的結(jié)構(gòu)形式基本上是低插拔力或零插拔力結(jié)構(gòu)。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 集成電路技術(shù)體系與場(chǎng)景化應(yīng)用指南2026/1/8 10:10:43
- 集成電路傳統(tǒng)封裝:材料與工藝的全面解讀2025/8/1 10:32:18
- 一文讀懂TTL電路的基本結(jié)構(gòu)、工作原理和特性2020/9/8 11:29:48
- 如何通過(guò)R10電位器線性改變VRF的電壓值2020/7/15 15:09:26
- 一種集成電路開(kāi)短路測(cè)試方案詳解2023/6/21 15:50:05
- PCB測(cè)試點(diǎn)設(shè)計(jì)核心規(guī)范
- 高速連接器串?dāng)_問(wèn)題及解決方案
- 電源電路啟動(dòng)異常原因分析
- 降低DC-DC噪聲的PCB設(shè)計(jì)方法
- MOSFET在電池保護(hù)電路中的作用
- PCBDFM可制造性設(shè)計(jì)核心指南
- 二極管的種類及主要應(yīng)用場(chǎng)景
- 信號(hào)處理經(jīng)典問(wèn)題:如何設(shè)計(jì)和實(shí)現(xiàn)自適應(yīng)濾波器?
- 連接器安裝與維護(hù)注意事項(xiàng)
- 電源IC調(diào)試過(guò)程中常見(jiàn)問(wèn)題









