高效單核DSP解決方案符合高清晰音頻要求
出處:icbuy億芯網(wǎng) 發(fā)布于:2011-06-02 11:45:36
家庭音頻市場隨著DTV、藍光DVD和機頂盒的出現(xiàn),給這一市場帶來多個商機。但這些全新音頻設(shè)備的要求也更為嚴苛,例如,要求支持多個流數(shù)據(jù) 、更高的比特率和更多的通道、高質(zhì)量音頻編解碼器,32 位以及先進的后處理 (post-processing) 功能。CEVA公司推出一款用于先進高清晰 (HD) 音頻應(yīng)用的完整單核解決方案,名為 CEVA-HD-Audio。這一可配置和可編程的平臺能夠滿足家庭娛樂和消費產(chǎn)品 (包括藍光DVD、DTV、機頂盒及其它家庭A/V設(shè)備) 嚴苛的音頻要求。
高清晰(HD)音頻設(shè)計挑戰(zhàn)

CEVA公司亞洲區(qū)銷售副總裁Gweltaz Toguet說,高清晰音頻設(shè)計將面臨著諸多的挑戰(zhàn),一是要求音頻處理器功能強大,并具有高效率。主要體現(xiàn)在1),要求支持更嚴苛的使用,例如,兩個7.1 音頻流、高達20-24Mbps、先進的音頻標(biāo)準要求達到高數(shù)據(jù)、繁重的后處理任務(wù)。2),要求具有高成本效益,小芯片尺寸 (系統(tǒng)門數(shù)量少和小型存儲器)、低成本外部存儲器 (如DDR2-800或更便宜的存儲器)。3)功耗要低。再一個是訪問外部存儲器的響應(yīng)速度慢,這就要求系統(tǒng)DDR存儲器通常能與其它資源共享(主處理器、音頻處理器、視頻處理器、LCD 控制器、HDMI / SPDIF I/F)。由于音頻處理器通常在DDR訪問中的優(yōu)先級別較低,因此, 外部存儲器訪問可能甚至需要 150-200個處理器周期。另外,音頻任務(wù)轉(zhuǎn)換 (多個解碼器、編碼器、后處理功能、混合等) ,需要存儲器數(shù)據(jù)交換,因此,與小型片上內(nèi)存進行折衷平衡 (節(jié)省芯片成本)。
CEVA—HD—Audio平臺
CEVA-HD-Audio平臺基于運作速度高達 550MHz的高性能32位CEVA-TeakLite-III DSP內(nèi)核,并經(jīng)過高度優(yōu)化,是用于家庭娛樂及消費IC中HD音頻集成的緊湊與功效解決方案。迄今,CEVA-TeakLite-III DSP內(nèi)核已獲數(shù)家HD音頻應(yīng)用的消費IC廠商采用,而目前一家的DVD IC銷售商正把它設(shè)計于下一代藍光 DVD 芯片中。
CEVA-HD-Audio能夠滿足從入門級、內(nèi)存受限的設(shè)備 (如數(shù)字電視和機頂盒) 到要求高性能 (performance-hungry) 的應(yīng)用 (如需要復(fù)雜后處理功能的藍光DVD播放器) 等多樣化產(chǎn)品的要求。除了具有CEVA-TeakLite-III DSP內(nèi)核之外,這款單核平臺還包含:一個可配置的內(nèi)存子系統(tǒng);一系列專為一般音頻系統(tǒng)的DSP而優(yōu)化的音頻編解碼器;以及一套專為快速、簡便的系統(tǒng)開發(fā)和系統(tǒng)級芯片 (system-on-chip, SoC) 集成而設(shè)的完整軟件開發(fā)工具包 (SDK)。
據(jù)了解,HD-Audio平臺位于CEVA-HD-Audio 解決方案的中心點,具有原始32位處理能力,包括帶有72位累加器的32位乘法器,能提供高數(shù)據(jù)。此外,CEVA-TeakLite-III 具備強大的流處理位操作 (bit-manipulation) 能力和32位快速傅里葉變換 (FFT) 支持,可高效實現(xiàn)音頻編解碼器。它還具有良好平衡的10 級管線,可支持高速實現(xiàn)方案,是要求嚴苛HD音頻應(yīng)用的理想單核解決方案。
Gweltaz Toguet表示,CEVA-TeakLite 是公司授權(quán)和使用多的 DSP 內(nèi)核,至今擁有 50 多家授權(quán)企業(yè),付運超過 10 億個器件 ,并具有完全的后向兼容性。此次推出的單核解決方案,目前已被一家的藍光 IC 廠商采用。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 掌握 DSP:原理剖析與應(yīng)用實踐2025/5/8 14:03:24
- 模糊邏輯在 DSP 上實時執(zhí)行2023/7/25 17:13:30
- 多速率DSP及其在數(shù)模轉(zhuǎn)換中的應(yīng)用2023/6/12 15:28:52
- 使用 DSP 加速 CORDIC 算法2023/3/29 15:46:30
- 高速DSP系統(tǒng)的信號完整性2022/9/26 16:45:38









