具有優(yōu)異功耗性能比的DSP介紹
出處:電子產(chǎn)品世界 發(fā)布于:2011-06-18 21:45:28
DSP(digital signal processor)是一種獨特的微處理器,是以數(shù)字信號來處理大量信息的器件。其工作原理是接收模擬信號,轉(zhuǎn)換為0或1的數(shù)字信號。再對數(shù)字信號進(jìn)行修改、刪除、強(qiáng)化,并在其他系統(tǒng)芯片中把數(shù)字?jǐn)?shù)據(jù)解譯回模擬數(shù)據(jù)或?qū)嶋H環(huán)境格式。它不僅具有可編程性,而且其實時運行速度可達(dá)每秒數(shù)以千萬條復(fù)雜指令程序,遠(yuǎn)遠(yuǎn)超過通用微處理器,是數(shù)字化電子世界中日益重要的電腦芯片。它的強(qiáng)大數(shù)據(jù)處理能力和高運行速度,是值得稱道的兩大特色。
隨著通信產(chǎn)品的不斷升級,人們對DSP技術(shù)的要求也越來越高。開發(fā)人員需要功耗更低、性能更高的DSP來滿足其設(shè)計。TI公司的TMS320C5510正是針這一需求而推出的DSP.

C5510是個采用TMS320C55X DSP芯核的產(chǎn)品,利用雙MAC結(jié)構(gòu),配備一個32位指令總線,三個16位數(shù)據(jù)讀總線,兩個16位數(shù)據(jù)寫總線和五個24位地址總線。其內(nèi)部的兩個MAC單元采用并行操作,每個單元可在單周期內(nèi)同步完成17x17位乘法運算。這樣,C5510可更快地執(zhí)行指令,并迅速返回到待機(jī)或下電狀態(tài),從而改進(jìn)性能,并降低芯片的整體功耗。
C5510沿用了C54x DSP的高代碼密度的標(biāo)準(zhǔn)指令集。通過可擴(kuò)展的指令長度(8位-48位),將編譯后代碼的長度減小了30%,優(yōu)化的內(nèi)存的使用。
由于使用C55x芯核,該產(chǎn)品的性能達(dá)到400MMACs,功耗只有C54x系列DSP的六分之一。
C5510提供160K字片內(nèi)SRAM,減少了功耗較大的片外存取。同時,它還具有一個外部存儲器接口(EMIF),支持低成本的外部存儲器,例如SDRAM,以及高速片外同步存儲器,像SBSRAM.
DSP的三個多通道緩沖串行口每個可以支持128通道,速度達(dá)每秒100兆位。六個直接存取器(DMA)每時鐘周期可進(jìn)行兩次存取,使吞吐量達(dá)到C54zDSP的10倍。
C5510的設(shè)計者可以得到TI的開發(fā)平臺和許多第三方應(yīng)用程序開發(fā)商的支持。TI的eXpressDSP TM實時軟件工具包包括Code Composer Studio TM集成開發(fā)環(huán)境、DSP/BIOS TM和TMS320 DSP算法標(biāo)準(zhǔn),以及由第三方廠商開發(fā)的調(diào)試程序。
TI目前提供160MHz和200MHz的C5510產(chǎn)品。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 掌握 DSP:原理剖析與應(yīng)用實踐2025/5/8 14:03:24
- 模糊邏輯在 DSP 上實時執(zhí)行2023/7/25 17:13:30
- 多速率DSP及其在數(shù)模轉(zhuǎn)換中的應(yīng)用2023/6/12 15:28:52
- 使用 DSP 加速 CORDIC 算法2023/3/29 15:46:30
- 高速DSP系統(tǒng)的信號完整性2022/9/26 16:45:38









