簡述數(shù)字相機用CCD信號處理器
出處:電子產品世界 發(fā)布于:2011-06-18 15:31:13
1975年,在美國紐約羅徹斯特的柯達實驗室中,一個孩子與小狗的黑白圖像被CCD傳感器所獲取,記錄在盒式音頻磁帶上。這是世界上臺數(shù)碼相機獲取的張數(shù)碼照片,影像行業(yè)的發(fā)展就此改變。30年過去了,臺數(shù)碼相機背后的發(fā)明者來到中國,為我們回顧那段歷史,也用他敏銳地洞察力展望數(shù)碼影像的未來。
數(shù)碼相機(又名:數(shù)字式相機 英文全稱:Digital Camera 簡稱DC),是一種利用電子傳感器把光學影像轉換成電子數(shù)據(jù)的照相機。數(shù)碼相機與普通照相機在膠卷上靠溴化銀的化學變化來記錄圖像的原理不同,數(shù)字相機的傳感器是一種光感應式的電荷耦合-(zh-cn:器件;zh-tw:組件)-(CCD)或互補金屬氧化物半導體(CMOS)。在圖像傳輸?shù)接嬎銠C以前,通常會先儲存在數(shù)碼存儲設備中(通常是使用閃存;軟磁盤與可重復擦寫光盤(CD-RW)已很少用于數(shù)字相機設備)。
CCD(電荷耦合器件)信號處理器VSD2100是一款完整的數(shù)字相機IC,它為CCD陣列輸出提供信號調理和10位A/D變換。它所提供的CCD信號處理包括:從像素獲取視頻信息的相關雙取樣(CDS);與供變化的照明度條件用的數(shù)字控制相當?shù)?d到+34dB增益;為得到黑色基準的黑色電平箝位。該主信號處理器的特性包括53dB SNR.其10位A/D變換的變換率達27MHz,而且沒有漏代碼。低電壓(2.7V到3.6V),低功率(2.7V為160mW,3.0為190mW)便攜工作。
它的應用包括:視頻相機,數(shù)字靜止相機,PC相機和保密相機。
VSP2100Y功能框圖示于圖1,其中CCDD:CCD信號輸入,CCDR:偽反饋回路外接電容,REFCK:CDS基準取樣脈沖,DATCK:CDS數(shù)據(jù)取樣脈沖,WRT:串行數(shù)據(jù)輸入的寫脈沖,SD:D/A變換器串行數(shù)據(jù)輸入,SCLK:串行數(shù)據(jù)輸入的時鐘,DACOUT:D/A變換器輸出,0B:光學黑色箝位脈沖,ADCK:數(shù)字數(shù)據(jù)輸出鎖存時鐘,DRVDD:數(shù)字輸出(B1~B10)的數(shù)字電源。從圖1可見,CCD陣列的輸出先送到相關雙取樣器(CDS),然后到有對數(shù)控制特性的電壓控制衰減器(VCA),并在加到10位A/D變換器輸入之后送到輸出放大器,采用兩個校正周期來降低其失調變化。在偽像素時間期間激勵輸入自動零電路以清除相關雙取樣器的失調。在光黑色定時期間用另一個自動零電路來消除與輸出放大器有關的失調和來自CDS的剩余失調。

相關雙取樣器(CDS)去掉來自圖像傳感器輸出的低頻噪聲。在基準時段期間和數(shù)據(jù)時段期間對來自CCD陣列的輸出取樣。用減法消除呈現(xiàn)在輸入端,并比像素時段大一個周期的噪聲。VSP2100采用一種三track/hold相關雙取樣器結構(見圖2)。Track/Hold2在基準時段期間被REFCK信號取樣。Track/Hold3在數(shù)據(jù)Track/Hold1被DATCK信號取樣的相同時間被重新取樣。這樣做是為了去掉來自Track/Hold2的大的瞬變,這種大的瞬變是跟蹤和保持采集時間期間所呈現(xiàn)出的復位瞬變的一部分。Track/Hold3的輸出經電壓跟隨器緩沖。

版權與免責聲明
凡本網注明“出處:維庫電子市場網”的所有作品,版權均屬于維庫電子市場網,轉載請必須注明維庫電子市場網,http://m.58mhw.cn,違反者本網將追究相關法律責任。
本網轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網站或個人從本網轉載時,必須保留本網注明的作品出處,并自負版權等法律責任。
如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網聯(lián)系,否則視為放棄相關權利。
- 掌握 DSP:原理剖析與應用實踐2025/5/8 14:03:24
- 模糊邏輯在 DSP 上實時執(zhí)行2023/7/25 17:13:30
- 多速率DSP及其在數(shù)模轉換中的應用2023/6/12 15:28:52
- 使用 DSP 加速 CORDIC 算法2023/3/29 15:46:30
- 高速DSP系統(tǒng)的信號完整性2022/9/26 16:45:38









