用Verilog HDL進(jìn)行可綜合RTL設(shè)計(jì)概述
出處:huafa88 發(fā)布于:2011-02-15 19:00:10
1 前言
由于Verilog HDL硬件描述語言語法靈活、易懂,非常接近c(diǎn)語言的風(fēng)格,所以逐漸成為集成電路設(shè)計(jì)領(lǐng)域中為流行的設(shè)計(jì)語言。正是由于硬件描述語言的出現(xiàn),才使得大規(guī)模、超大規(guī)模、特大規(guī)模、甚至千萬門系統(tǒng)級SOC設(shè)計(jì)成為可能。
2 可綜合RTL描述
Verilog HDL硬件描述語言既可以用于行為級建模,又可以用于RTL級建模,還可以用于可綜合的RTL級建模。設(shè)計(jì)工程師可以根據(jù)自己的需要來選擇不同的建模方式。在項(xiàng)目初期,設(shè)計(jì)工程師應(yīng)該選擇行為級建模來構(gòu)建目標(biāo)系統(tǒng)。隨著設(shè)計(jì)階段的不斷深人,設(shè)計(jì)工程師需要將行為級建模轉(zhuǎn)換為RTL級建模,從而使得目標(biāo)系統(tǒng)更接近于具體實(shí)現(xiàn)。為了能夠讓邏輯綜合工具識別目標(biāo)設(shè)計(jì),還需要將RTL級建模進(jìn)一步轉(zhuǎn)換為可綜合的RTL級建模。在不同的轉(zhuǎn)換過程中,要不斷驗(yàn)證轉(zhuǎn)換結(jié)果的正確性來保證與目標(biāo)系統(tǒng)設(shè)計(jì)的一致性。RTL級建模是寄存器傳輸級建模,可以用圖1來描述。

圖1 RTL級建模
可綜合的RTL級建模要求用來描述組合邏輯和時(shí)序邏輯的語句必須是邏輯綜合工具可以識別的。因此掌握少量的語法和語句就可以進(jìn)行可綜合的RTL級建模。
(1)組合邏輯描述。
在電路中的組合邏輯單元主要有:與門、或門、非門、異或門、多路器、緩沖器、加法器等單元,這些單元都包含在Foundry提供的標(biāo)準(zhǔn)單元庫里,用于實(shí)現(xiàn)Verilog HDL描述的組合邏輯。
組合邏輯可以用兩種方式來描述:一種是用assign來直接描述邏輯結(jié)構(gòu)或邏輯表達(dá)式;另一種是用always語句塊描述。前者適合于簡單而直觀的邏輯描述,后者則適合于很復(fù)雜的邏輯描述。
組合邏輯描述用到的運(yùn)算符見表1。
表1 運(yùn)算符的分類

全文PDF:
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14









