采用鎖相環(huán)的時(shí)間調(diào)整
出處:conwh 發(fā)布于:2010-06-22 10:30:54
圖給出了CADILLAC時(shí)鐘相位調(diào)整電路的框圖。對(duì)于大規(guī)模生產(chǎn)測(cè)試,可能值得構(gòu)造這樣的電路。對(duì)于普通的實(shí)驗(yàn)測(cè)試,則太麻煩了。
電路將總線時(shí)鐘進(jìn)行N分頻,然后通過(guò)一個(gè)-頻率比較器把它與一個(gè)同樣經(jīng)過(guò)N分頻的本地振蕩器相比較。電路的頻率鎖定在與總線時(shí)鐘相同的頻率上,但是相位由相移網(wǎng)絡(luò)決定。
因?yàn)橄辔绘i定的頻率是時(shí)鐘振蕩器頻率的I/N,因此如果在相移網(wǎng)絡(luò)中加入Y度的相移調(diào)產(chǎn)生一個(gè)很小的相移。由變?nèi)?a target="_blank">二極管控制的RC移相器可以很方便地做到這一點(diǎn)。

這個(gè)電路的相位調(diào)整范圍可以超過(guò)正負(fù)180度。當(dāng)系統(tǒng)的時(shí)鐘較高,并且經(jīng)過(guò)分頻將信號(hào)頻率降低來(lái)產(chǎn)生本地控制信號(hào)時(shí),這種較大的相位調(diào)整非常有用。大的相位調(diào)整對(duì)調(diào)試允許多個(gè)時(shí)鐘周期抖動(dòng)的導(dǎo)步電路也很有用,例如通信中的T3同步器和FIFO電路等。
VCO的穩(wěn)定性和相位檢測(cè)網(wǎng)絡(luò)的噪聲不敏感特性,在這個(gè)電路里面至關(guān)重要。如果并不擅長(zhǎng)模擬電路的設(shè)計(jì),在制作這個(gè)電路時(shí)尋求些幫助。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 接觸不良對(duì)連接器性能的影響2026/3/20 11:42:22
- 開關(guān)電源PCB設(shè)計(jì)常見問題2026/3/20 11:29:26
- 多顆MOSFET并聯(lián)的散熱設(shè)計(jì)要點(diǎn)2026/3/20 11:22:52
- 常見IC芯片分類及功能介紹2026/3/19 13:55:50
- 高速連接器在通信設(shè)備中的應(yīng)用2026/3/19 11:58:21









