敷銅的9個(gè)注意點(diǎn)
出處:MEIBIN3 發(fā)布于:2010-10-22 17:02:10
所謂覆銅,就是將PCB上閑置的空間作為基準(zhǔn)面,然后用固體銅填充,這些銅區(qū)又稱為灌銅。敷銅的意義在于,減小地線阻抗,提高抗干擾能力;降低壓降,提高電源效率;與地線相連,還可以減小環(huán)路面積。
敷銅方面需要注意那些問題:
1.如果PCB的地較多,有SGND、AGND、GND,等等,就要根據(jù)PCB板面位置的不同,分別以主要的“地”作為基準(zhǔn)參考來獨(dú)立覆銅,數(shù)字地和模擬地分開來敷銅自不多言,同時(shí)在覆銅之前,首先加粗相應(yīng)的電源連線:5.0V、3.3V等等,這樣一來,就形成了多個(gè)不同形狀的多變形結(jié)構(gòu)。
2.對(duì)不同地的單點(diǎn)連接,做法是通過0歐電阻或者磁珠或者電感連接;
3.晶振附近的覆銅,電路中的晶振為一高頻發(fā)射源,做法是在環(huán)繞晶振敷銅,然后將晶振的外殼另行接地。
4.孤島(死區(qū))問題,如果覺得很大,那就定義個(gè)地過孔添加進(jìn)去也費(fèi)不了多大的事。
5.在開始布線時(shí),應(yīng)對(duì)地線一視同仁,走線的時(shí)候就應(yīng)該把地線走好,不能依靠于覆
銅后通過添加過孔來消除為連接的地引腳,這樣的效果很不好。
6.在板子上不要有尖的角出現(xiàn)(《=180度),因?yàn)閺碾姶艑W(xué)的角度來講,這就構(gòu)成的一個(gè)發(fā)射天線!對(duì)于其他總會(huì)有一影響的只不過是大還是小而已,我建議使用圓弧的邊沿線。
7.多層板中間層的布線空曠區(qū)域,不要敷銅。因?yàn)槟愫茈y做到讓這個(gè)敷銅“良好接地”
8.設(shè)備內(nèi)部的金屬,例如金屬散熱器、金屬加固條等,一定要實(shí)現(xiàn)“良好接地”。
9.三端穩(wěn)壓器的散熱金屬塊,一定要良好接地。 晶振附近的接地隔離帶,一定要良好接地??傊篜CB 上的敷銅,如果接地問題處理好了,肯定是“利大于弊”,它能減少信號(hào)線的回流面積,減小信號(hào)對(duì)外的電磁干擾。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- PCB高頻高速信號(hào)布線設(shè)計(jì)核心規(guī)范(實(shí)操版)2026/3/30 15:19:22
- PCB電源完整性設(shè)計(jì)核心規(guī)范(PowerIntegrity)2026/3/27 11:38:47
- PCB電磁兼容(EMC)設(shè)計(jì)核心規(guī)范2026/3/25 14:47:21
- PCB封裝設(shè)計(jì)核心規(guī)范(實(shí)操版)2026/3/24 15:42:55
- PCB維修與返修核心指南(實(shí)操版)2026/3/23 14:24:59
- 微帶線阻抗匹配設(shè)計(jì)與實(shí)操調(diào)試技巧
- 從S參數(shù)到實(shí)際元件:微帶線濾波器的設(shè)計(jì)與仿真流程
- IP67/IP68連接器設(shè)計(jì)解析
- 電源管理IC失效的常見原因
- MOSFET體二極管特性分析
- PCB高頻高速信號(hào)布線設(shè)計(jì)核心規(guī)范(實(shí)操版)
- 基于FPGA的FIR濾波器硬件實(shí)現(xiàn):架構(gòu)優(yōu)化與資源管理
- 工業(yè)自動(dòng)化設(shè)備連接器選型指南
- 提高電源管理IC可靠性的設(shè)計(jì)方法
- MOSFET柵極驅(qū)動(dòng)電路設(shè)計(jì)技巧









