典型的系統(tǒng)同步應(yīng)用的數(shù)據(jù)和時(shí)鐘
出處:bjiang1 發(fā)布于:2008-09-16 14:54:35
圖1給出了典型的系統(tǒng)同步應(yīng)用的數(shù)據(jù)和時(shí)鐘關(guān)系,時(shí)鐘周期是10ns。為了更接近實(shí)際,數(shù)據(jù)有效窗口并不等同于整個(gè)周期(PERIOD)時(shí)間。

圖1 系統(tǒng)同步應(yīng)用的數(shù)據(jù)和時(shí)鐘關(guān)系
我們可以這樣來(lái)為其設(shè)置約束:
OFFSET IN 9 ns VALID 8 llb BEEORE SysClk;
運(yùn)行后的結(jié)果可以從datasheet部分中的建立和保持時(shí)間欄列出,如圖2所示。從表格中會(huì)發(fā)現(xiàn)建立時(shí)間要求是1.524 ns,保持時(shí)間要求是-0.82 ns。時(shí)序圖中的陰影部分是我們的時(shí)序要求,很顯然這個(gè)要求窗口在數(shù)據(jù)有效窗口之內(nèi)。因此這個(gè)接口可以正常工作,這也解釋了保持時(shí)間是負(fù)值的意義。

圖2 系統(tǒng)運(yùn)行結(jié)果
圖3和圖4所示分別為時(shí)序分析工具對(duì)系統(tǒng)同步接口約束OFFSET IN BEFORE的詳細(xì)。有多個(gè)重要的部分值得注意,第1部分是約束的頭信息,它了約束的總結(jié)信息;第2部分顯示了時(shí)鐘信息,包括時(shí)鐘到達(dá)時(shí)間。DCM相位移動(dòng)引起的延時(shí)會(huì)在這里以時(shí)鐘到達(dá)時(shí)間的形式顯示,有些設(shè)計(jì)者通常會(huì)錯(cuò)誤地在時(shí)鐘路徑中尋找DCM相移值;第3部分是時(shí)鐘不確定表格,有些設(shè)計(jì)者在這個(gè)表格中看到相位錯(cuò)誤值(Phase Error)以后通常會(huì)誤認(rèn)為設(shè)計(jì)有問(wèn)題,其實(shí)這個(gè)Phase Error僅僅代表了DCM/PLL的輸入/輸出時(shí)鐘之間的相位差別。報(bào)告中還列出了詳細(xì)的路徑分析,可以看到其中有很多帶下劃線的鏈接,如圖4所示,這些鏈接可以提供更多交互的信息。單擊UCF語(yǔ)句的鏈接(中的第1部分)輯器編輯原來(lái)的約束。單擊延時(shí)路徑中的元件或連線的名稱,會(huì)在Floorplan的基本元件或布線情況。

圖3 ISE工具生成的詳細(xì)分析1

圖4 ISE工具生成的詳細(xì)分析2
下一篇:FPGA器件配置流程
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場(chǎng)疑難問(wèn)題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場(chǎng)調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號(hào)采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- PCB電源完整性設(shè)計(jì)核心規(guī)范(PowerIntegrity)
- 工業(yè)電源與消費(fèi)級(jí)電源的差異
- 機(jī)器學(xué)習(xí)在濾波器設(shè)計(jì)中的應(yīng)用:自動(dòng)化優(yōu)化與性能預(yù)測(cè)
- 連接器失效的常見(jiàn)原因分析
- 過(guò)流、過(guò)壓保護(hù)在電源IC中的實(shí)現(xiàn)
- PCB電磁兼容(EMC)設(shè)計(jì)核心規(guī)范
- MOSFET短路失效案例分析
- IIR與FIR數(shù)字濾波器的核心差異、設(shè)計(jì)方法及應(yīng)用場(chǎng)景
- 防水連接器結(jié)構(gòu)與密封原理
- 電源IC散熱設(shè)計(jì)與熱管理









