評估邏輯設(shè)計(jì)的工作速度
出處:zhenglixin 發(fā)布于:2008-09-16 10:51:15
當(dāng)采用查找表結(jié)構(gòu)FPGA進(jìn)行設(shè)計(jì)時,設(shè)計(jì)者關(guān)心的另一個問題是所設(shè)計(jì)電路的工作速度和性能估計(jì)。盡管綜合工具可以對設(shè)計(jì)進(jìn)行優(yōu)化處理,并盡可能地提高設(shè)計(jì)的性能,但綜合工具的優(yōu)化算法與設(shè)計(jì)者的參數(shù)設(shè)置有關(guān)。筆者以為速度是設(shè)計(jì)出來的,而后面的工具只能夠起到輔助的作用。以下是一些可有效改善邏輯設(shè)計(jì)性能的策嶧。
如下圖所示。

圖 Fmax的計(jì)算
例如,假定器件的時鐘頻率要求達(dá)到50 MHz,那么周期應(yīng)為20 ns。假設(shè):
tCO十fSU=InS
允許的各級組合邏輯延時和線延時共:
20ns-1ns=19ns
假設(shè)每級組合邏輯延時和線延時共;
fpD十fxer=5ns
那么允許增加的邏輯級數(shù):
19/5=3(三級組合邏輯)
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- PCB埋盲孔設(shè)計(jì)與工藝適配核心技術(shù)規(guī)范
- 如何提高M(jìn)OSFET在惡劣環(huán)境下的可靠性?
- 繼電器觸點(diǎn)壽命及可靠性分析
- 可重構(gòu)濾波器技術(shù):滿足多標(biāo)準(zhǔn)通信系統(tǒng)的靈活需求
- 磁集成技術(shù)在小型化電源設(shè)計(jì)中的應(yīng)用
- 微帶線阻抗匹配設(shè)計(jì)與實(shí)操調(diào)試技巧
- 從S參數(shù)到實(shí)際元件:微帶線濾波器的設(shè)計(jì)與仿真流程
- IP67/IP68連接器設(shè)計(jì)解析
- 電源管理IC失效的常見原因
- MOSFET體二極管特性分析









