使用FPGA底層編輯器一
出處:ts990 發(fā)布于:2008-09-10 15:57:52
在Place & Route布局布線流程中雙擊【View/Edit Routed Design(FPGA Editor)】選項(xiàng),出現(xiàn)圖1所示的界面。在布局布線流程中運(yùn)行底層編輯器與映射(Map)流程中執(zhí)行的結(jié)果是有區(qū)別的,其中包含所有布線的詳細(xì)信息。

圖1 FPGA底層編輯器界面
(1)建立一個(gè)新的設(shè)計(jì)或打開(kāi)一個(gè)原有設(shè)計(jì),在建立一個(gè)新設(shè)計(jì)之前,需先關(guān)閉已打開(kāi)的設(shè)計(jì)。
■在菜單欄中選擇【File】→(New】命令建立一個(gè)新的設(shè)計(jì),在【Design File】文本框中輸入demo文件名,選擇器件類(lèi)型為XC3S500E-4-FG320。物理約束文件保留默認(rèn)路徑和文件名,如圖2所示,單擊【OK】按鈕。

圖2 建立一個(gè)新的底層編輯器文件
■在菜單欄中選擇【File】→【Open】命令打開(kāi)一個(gè)己有的設(shè)計(jì),輸入.ncd和物理約束.pcf文件。在【Edit Mode】選頊組可以選擇【Read Only】、【No Logic Changes】和【Read Write】單選按鈕。建議選擇【Read Write】單項(xiàng)按鈕,以便修改。單擊【OK】按鈕。
■選擇【Save】或【Save As...】命令,保存設(shè)計(jì)或設(shè)計(jì)宏(.NMC)。
?。?)增加或刪除元件、網(wǎng)線、引腳及通道。對(duì)于需要修改已經(jīng)存在的設(shè)計(jì)時(shí),如果不能在【Array】窗口中操作,則選擇【File】→【Main Properties...】命令,選擇【Edit Mode】選項(xiàng)組中【Read Write】的單選按鈕。
■在【Array】窗口中選擇一個(gè)空位,以便增加一個(gè)新的部件。
■選擇【Edit】→【Add】命令,在所選擇空位上的部件將變成有效(空位的顏色發(fā)生變化)。
■將指定的器件引腳增加到網(wǎng)絡(luò)列表中,在【Array】窗口中選擇一個(gè)有效的器件引腳。選擇【List】窗口后,選擇【Edit】→【Add】 :命令,將該引腳添加到列表中。
■刪除部件后,該部件將從列表中消失,而且在該部件上的所有網(wǎng)線將失去布線路由。在【Array】窗口中選擇一個(gè)需要?jiǎng)h除的部件,選擇【 Edit】→【 Cut】命令,刪除部件。
■刪除通道(Path)后,所有該通道上的約束也將去掉。選擇【List】窗口后,指定需要?jiǎng)h除的通道,從右邊的用戶(hù)控制欄選擇【Deletel】刪除所選內(nèi)容。
?。?)創(chuàng)建和使用宏(Macros)。當(dāng)增加一個(gè)宏時(shí),同時(shí)將該宏和宏的庫(kù)文件例化,并加入到設(shè)計(jì)文件中。在設(shè)計(jì)中可以包含多個(gè)相同的宏,但需有不同的名稱(chēng)。此外,這些宏只能包含在同一個(gè)系列器件中,如Spartan-3E或Virtex-5系列器件。對(duì)于相同的宏,可以進(jìn)行復(fù)制。
■建立一個(gè)新的宏庫(kù)文件:選擇【File】→【New】選項(xiàng),可建立一個(gè)新的宏。在【Hord Macro File 】文本框中輸入“demo_macro”作為文件名,選擇器件類(lèi)型為XC3S500E-4-FG320,
如圖3所示,然后單擊【OK】按鈕。

圖3 建立一個(gè)宏
■增加—個(gè)宏:在【Array】窗口中選擇一個(gè)空位,該空位必須滿(mǎn)足宏的所有條件,宏文件的擴(kuò)展名為.NMC。選擇【Edit 】→【Add Macro...】選項(xiàng),輸入宏的名稱(chēng)和文件名。
■將一個(gè)外部引腳加入到宏庫(kù)文件中:打開(kāi)一個(gè)宏文件,選擇【 Edit】→【Add Macro External Pin.】,選項(xiàng),為宏增加一個(gè)引腳。
■在菜單欄中選擇【Edit】→【Swap】選項(xiàng),可以移動(dòng)宏或部件。
?。?)布局和布線(Place & Route)。
■ 自動(dòng)放置一個(gè)部件或宏:在【List】窗口中選擇【Unplaced Components】選項(xiàng),顯示未放置的器件。選擇【Tools】→【Place,→【Auto Place】選項(xiàng),將自動(dòng)布局所選擇的器件;如果選擇【Tools】→【 Place 】→【Auto Place All...】選項(xiàng),將自動(dòng)布局所有的器件
■在【List】窗口中選擇【Unplaced Macros】選項(xiàng),顯示未放置的宏。選擇【Tools】→【Place】→【Auto Place】選項(xiàng), 自動(dòng)布局所選擇的宏。
■ 自動(dòng)布線:自動(dòng)布線完成新增的引腳、網(wǎng)線、宏及部件之間的連線。首先在【Array窗口選擇需要布線的目標(biāo),或在【List】窗口中選擇【Unrouted Nets】選項(xiàng)。選擇【Tools】→【Route】→【Auto Route】選項(xiàng),將完成自動(dòng)布線。如果選擇【Tools】→【Route 】 →【 Auto Route All】選項(xiàng),自動(dòng)完成所有的布線。
在自動(dòng)布線時(shí),可以選擇多個(gè)參數(shù),選擇【Tools】→【 Route】→【Auto Route Setup…】選項(xiàng),出現(xiàn)圖4所示的【Auto Route Setup】對(duì)話框。

圖4 【Auto Route Setup】對(duì)話框
【Auto Route Design】選項(xiàng)組中的選項(xiàng)用于設(shè)計(jì)的自動(dòng)布線,選擇【Tirnespec Driven】單選按鈕,在自動(dòng)布線時(shí)匹配時(shí)序約束。對(duì)超出時(shí)序約束參數(shù)范圍以外的路徑,將不進(jìn)行布線;選擇【Resource Driven】單選按鈕,在自動(dòng)布線時(shí)少用資源,該選項(xiàng)為默認(rèn)值?!続uto RouteSelection】選項(xiàng)組中選擇用于自動(dòng)布線的細(xì)節(jié),如網(wǎng)線、部件及引腳。選擇【Delay Driven】單選按鈕,在自動(dòng)布線時(shí)選擇盡可能快的路徑策略;選擇【 Resource Driven】單選按鈕在自動(dòng)布線選擇少的資源策略,該選項(xiàng)為默認(rèn)值。
【Allow Pin Swap】復(fù)選框用于為自動(dòng)布線選擇是否允許進(jìn)行引腳交換,以保證更好地利用內(nèi)部的資源。
■手動(dòng)布局:在【List】窗口中選擇未布局的元件【Unplaced Component】選項(xiàng),然后選擇【Tools】一【Place】→(Manual Place】選項(xiàng)進(jìn)行手動(dòng)布局。
■手動(dòng)布線:手動(dòng)布線可以實(shí)現(xiàn)引腳連線、宏連線和通道布線等,選擇連線的源。然后選擇【Tools】→【Route】→【Manual Route】選項(xiàng),完成手動(dòng)布線。
■ 斷開(kāi)連線:選擇需要?jiǎng)h除連線,選擇【Tools】→【Route】→【Unroute】→【Unroute All】選項(xiàng)刪除所選全部連線。
(5)探點(diǎn)(Probes)、邏輯單元(Components)及引腳(Pins)的使用和編輯。
■在【Array】窗口中雙擊需要編輯的邏輯單元,打開(kāi)【Block】窗口,如圖2-29所示。單擊位于窗口右邊控制欄中的【editblock】按鈕,可以對(duì)部件內(nèi)部的基本單元(LUT、MUX及flip-flop等)、輸入/輸出標(biāo)準(zhǔn)及出現(xiàn)在窗口中的所有邏輯資源進(jìn)行編輯。如果選擇【Block】窗口中的【F=】圖標(biāo)【Show/Hide Attributes】,將出現(xiàn)函數(shù)方程編輯窗口??梢跃庉嬤壿嫼瘮?shù)表達(dá)式,同樣能夠修改邏輯內(nèi)部并設(shè)置塊存儲(chǔ)器的初始化數(shù)據(jù)。編輯完成后,單擊【Apply】按鈕。在【Block】窗口中通過(guò)不同顏色能夠看出內(nèi)部邏輯資源的使用情況。

圖5【Block】窗口
注意:如果需要在底層編輯器中編輯邏輯,布局和布線,需留意編輯模式的設(shè)置 【Read Only】模式的設(shè)置?!綬ead Only】模式允許修改和保存,包括邏輯的組合、布線及布局;【No Logic Changes】模式允許布局和布線,但不能允許修改邏輯的組合,添加和刪除線,以及重新編輯邏輯單元.
下一篇:使用FPGA底層編輯器二
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類(lèi)作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場(chǎng)疑難問(wèn)題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場(chǎng)調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號(hào)采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- 編碼器的工作原理及作用1
- 超強(qiáng)整理!PCB設(shè)計(jì)之電流與線寬的關(guān)系2
- 三星(SAMSUNG)貼片電容規(guī)格對(duì)照表3
- 電腦藍(lán)屏代碼大全4
- 國(guó)標(biāo)委發(fā)布《電動(dòng)汽車(chē)安全要求第3部分:人員觸電防護(hù)》第1號(hào)修改單5
- 通俗易懂談上拉電阻與下拉電阻6
- 繼電器的工作原理以及驅(qū)動(dòng)電路7
- 電容單位8
- 跟我學(xué)51單片機(jī)(三):?jiǎn)纹瑱C(jī)串口通信實(shí)例9
- 一種三極管開(kāi)關(guān)電路設(shè)計(jì)10
- PCB可制造性設(shè)計(jì)(DFM)核心實(shí)操規(guī)范
- AC-DC電源模塊選型指南
- 連接器選型中容易忽略的關(guān)鍵參數(shù)
- 汽車(chē)電子EMC挑戰(zhàn):針對(duì)CAN/LIN總線的高魯棒性濾波設(shè)計(jì)
- 如何選擇適合你項(xiàng)目的AC-DC電源轉(zhuǎn)換方案?
- PCB測(cè)試點(diǎn)設(shè)計(jì)與檢測(cè)適配核心實(shí)操規(guī)范
- 連接器接觸不良的原因與解決方案
- 過(guò)壓、過(guò)流對(duì)MOSFET的影響
- 軟啟動(dòng)功能在電源IC中的作用
- 連接器端子結(jié)構(gòu)設(shè)計(jì)解析









