FPGA底層編輯器相關(guān)的輸入/輸出文件
出處:chunyang 發(fā)布于:2008-09-10 15:26:21
?。?)輸入文件.NCD:該文件由映射(Map)流程或布局布線(Place&Route)流程生成,使用FPGA Editor可以編輯NCD文件,也可以將的結(jié)果保存為NCD文件。
?。?)輸出文件.PCF:物理約束(PCF)文件是映射程序生成的文本文件,它與UCF中的約束基本相同,該文件可以在FPGA Editor中編輯并輸出。
?。?)輸入文件.NMC:該文件是一個(gè)物理宏庫(kù)文件,其中包含物理宏庫(kù)的定義,同時(shí)這個(gè)物理宏可以在FPGA Editor及HDL編碼中被例化。
上一篇:FPGA底層編輯器概述
下一篇:FPGA底層編輯器的用戶界面
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場(chǎng)疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場(chǎng)調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號(hào)采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- PCB可制造性設(shè)計(jì)(DFM)核心實(shí)操規(guī)范
- AC-DC電源模塊選型指南
- 連接器選型中容易忽略的關(guān)鍵參數(shù)
- 汽車電子EMC挑戰(zhàn):針對(duì)CAN/LIN總線的高魯棒性濾波設(shè)計(jì)
- 如何選擇適合你項(xiàng)目的AC-DC電源轉(zhuǎn)換方案?
- PCB測(cè)試點(diǎn)設(shè)計(jì)與檢測(cè)適配核心實(shí)操規(guī)范
- 連接器接觸不良的原因與解決方案
- 過壓、過流對(duì)MOSFET的影響
- 軟啟動(dòng)功能在電源IC中的作用
- 連接器端子結(jié)構(gòu)設(shè)計(jì)解析









