賽普拉斯推出集成設(shè)計(jì)環(huán)境PSoC Designer 5.0
出處:zhyosh21 發(fā)布于:2008-08-14 09:02:01
除集成 PSoC Express 功能外,新型 PSoC Designer 5.0 工具還包括適用于PSoC混合信號(hào)陣列的功能更強(qiáng)大的 HI-TECH C PRO 編譯器9.61版。該新型編譯器包括全新的"Lite"模式,設(shè)計(jì)人員可以使用且沒有編譯器通常遇到的時(shí)間及代碼尺寸的限制。
此外,PSoC Designer 5.0還進(jìn)行各種升級(jí),致力于提高可用性并確保為嵌入式設(shè)計(jì)工程師提供工具、端口及元件,從而使他們輕松快捷完成復(fù)雜的設(shè)計(jì)方案并化目標(biāo) PSoC 器件的效率。這些增強(qiáng)特性包括基于熟知的軟件、用的圖形用戶界面。例如,實(shí)際上現(xiàn)在每個(gè)應(yīng)用窗口都可以根據(jù)需要通過標(biāo)簽界面 (tabbed interface) 或獨(dú)立的浮動(dòng)窗口???、隱藏或外露于工作區(qū)并在多重顯示環(huán)境中高效利用。
PSoC Designer (www.cypress.com/psocdesigner) 有助于用戶充分利用 PSoC器件的功能與靈活性。有了系統(tǒng)級(jí)與芯片級(jí)這兩個(gè)項(xiàng)目設(shè)計(jì)模式,用戶可以選擇以無代碼、全代碼或兩者的任意組合來進(jìn)行設(shè)計(jì)。通過在更高的抽象層操作且無需固件開發(fā),系統(tǒng)級(jí)項(xiàng)目在數(shù)小時(shí)或數(shù)天內(nèi)(而不是數(shù)周或數(shù)月)就可針對(duì)目標(biāo) PSoC 器件實(shí)現(xiàn)新設(shè)計(jì)的創(chuàng)建、仿真與編程。芯片級(jí)項(xiàng)目為用戶提供了標(biāo)準(zhǔn)外設(shè)功能(稱作"用戶模塊"),使他們可以使用靈活的模擬和數(shù)字 PSoC 模塊技術(shù)選擇、放置并路由至引腳,然后為定制混合信號(hào)設(shè)計(jì)開發(fā)固件。對(duì)于系統(tǒng)級(jí)項(xiàng)目,PSoC Designer 會(huì)自動(dòng)生成芯片級(jí)設(shè)計(jì)信息及所有固件,但也允許用戶添加用戶模塊以及用 C 語言或匯編語言編程時(shí)所需的其它功能。
這種功能強(qiáng)大、簡便易用的集成開發(fā)環(huán)境 (IDE) 不僅配套提供預(yù)配置、預(yù)定義的嵌入式外設(shè)功能(稱作用戶模塊),而且還以"幫助"對(duì)話框、下拉菜單及其他圖形用戶界面輔助的形式提供廣泛的用戶支持。用戶模塊采用可配置的 PSoC 器件創(chuàng)建計(jì)數(shù)器、定時(shí)器、調(diào)制解調(diào)器、模擬轉(zhuǎn)換器(包括 ADC 與 DAC)、通信鏈路(如 UART、SPI 與 I2C)、比較器、可編程增益模塊、濾波器以及引導(dǎo)加載器等多種有用功能塊。每個(gè)用戶模塊都包含硬件配置數(shù)據(jù)、啟動(dòng)代碼,根據(jù)需要提供中斷服務(wù)程序以及一系列應(yīng)用程序接口 (API)。這些 API 軟件函數(shù)可即時(shí)控制用戶模塊的所有方面。這種創(chuàng)新方案使設(shè)計(jì)人員無需經(jīng)過數(shù)周乃至數(shù)月的繁雜數(shù)據(jù)表搜索、冗長的低級(jí)編碼以及重復(fù)性故障調(diào)試就能獲得功能齊全的定制產(chǎn)品。
PSoC器件采用一種針對(duì)嵌入式控制設(shè)計(jì)的高度可配置片上系統(tǒng)架構(gòu),可提供基于閃存的、與現(xiàn)場(chǎng)可編程專用集成電路(ASIC)等效的電路,而無需提前期(lead-time)或性非重復(fù)費(fèi)用(NRE)的損失。PSoC器件集成了通過一個(gè)片上微控制器進(jìn)行控制的可配置模擬和數(shù)字電路,提供更強(qiáng)大的設(shè)計(jì)修改功能,并進(jìn)一步減少元件數(shù)量。PSoC器件包括32Kb的閃存、2Kb的SRAM、一個(gè)帶有32位累加器的8x8乘法器、電源和睡眠監(jiān)控電路,以及硬件I2C通信。
靈活的PSoC資源令設(shè)計(jì)人員可以在設(shè)計(jì)、確認(rèn)、生產(chǎn)過程中現(xiàn)場(chǎng)進(jìn)行基于固件的改動(dòng),從而防止產(chǎn)品過時(shí)。PSoC的靈活性大大縮短了設(shè)計(jì)周期,從而可以實(shí)現(xiàn)臨上市前的性能改進(jìn)。所有的PSoC器件都是可動(dòng)態(tài)重配置的,使得設(shè)計(jì)人員能夠隨意在運(yùn)行過程中改變內(nèi)部資源形式,使用較少的元件完成既定任務(wù)。
易用的開發(fā)工具讓設(shè)計(jì)人員能夠選擇可配制程序庫元素來提供模擬功能(如放大器、ADC、DAC、濾波器和比較器),以及數(shù)字功能(如定時(shí)器、計(jì)數(shù)器、PWM、SPI和UART)。PSoC系列器件的模擬性能包括軌至軌輸入、可編程增益放大器和分辨率高達(dá)14位的ADC,以及超低的噪聲、輸入漏電流和電壓偏移。
單個(gè)PSoC器件可集成多達(dá)100個(gè)外圍部件,在提高系統(tǒng)質(zhì)量的同時(shí),節(jié)省客戶的設(shè)計(jì)時(shí)間,縮減板級(jí)空間和功耗,并使系統(tǒng)成本降低5美分-10美元之多。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 什么是氫氧燃料電池,氫氧燃料電池的知識(shí)介紹2025/8/29 16:58:56
- SQL核心知識(shí)點(diǎn)總結(jié)2025/8/11 16:51:36
- 等電位端子箱是什么_等電位端子箱的作用2025/8/1 11:36:41
- 基于PID控制和重復(fù)控制的復(fù)合控制策略2025/7/29 16:58:24
- 什么是樹莓派?一文快速了解樹莓派基礎(chǔ)知識(shí)2025/6/18 16:30:52
- PCB高頻高速信號(hào)布線設(shè)計(jì)核心規(guī)范(實(shí)操版)
- 基于FPGA的FIR濾波器硬件實(shí)現(xiàn):架構(gòu)優(yōu)化與資源管理
- 工業(yè)自動(dòng)化設(shè)備連接器選型指南
- 提高電源管理IC可靠性的設(shè)計(jì)方法
- MOSFET柵極驅(qū)動(dòng)電路設(shè)計(jì)技巧
- PCB電源完整性設(shè)計(jì)核心規(guī)范(PowerIntegrity)
- 工業(yè)電源與消費(fèi)級(jí)電源的差異
- 機(jī)器學(xué)習(xí)在濾波器設(shè)計(jì)中的應(yīng)用:自動(dòng)化優(yōu)化與性能預(yù)測(cè)
- 連接器失效的常見原因分析
- 過流、過壓保護(hù)在電源IC中的實(shí)現(xiàn)









