新型PLD器件融合了FPGA和CPLD的優(yōu)勢(shì)
出處:maychang 發(fā)布于:2007-09-30 13:38:37
Lattice利用一個(gè)基于查找表的邏輯結(jié)構(gòu)的效率,并結(jié)合了高密度、非易失性閃速存儲(chǔ)器和分布式靜態(tài)存儲(chǔ)器塊的優(yōu)勢(shì)。其結(jié)果是,MachXO器件可將每個(gè)邏輯功能的成本削減一半。
MachXO系列能處理許多傳統(tǒng)的FPGA和CPLD 應(yīng)用,部分原因是其片上的分布式存儲(chǔ)器、低功率休眠模式、以及透明地更新配置數(shù)據(jù)的能力。
其邏輯結(jié)構(gòu)包括多個(gè)9Kb、雙端口可配置SRAM存儲(chǔ)器塊(嵌入式RAM塊,或者叫EBR)和為定時(shí)的模擬鎖相環(huán)路(PLL)。EBR可以高達(dá)275 MHz的時(shí)鐘速率運(yùn)轉(zhuǎn),也可以隨寬度和深度變形。存儲(chǔ)器將以單端口、雙端口、假雙端口、先入先出或者ROM模式運(yùn)轉(zhuǎn)。
處理從25到375 MHz頻率時(shí), PLL有一個(gè)±125皮秒低輸出抖動(dòng)和一個(gè)可編程的相位/占空比(以45°的幅度調(diào)整)。它們的動(dòng)態(tài)延遲調(diào)整能力允許邊沿值以250皮秒的增幅調(diào)整,總的調(diào)整量為2納秒左右。
與公司的XP系列結(jié)構(gòu)相似的是,邏輯結(jié)構(gòu)由一個(gè)可編程的功能單元(PFU)陣列組成,每個(gè)功能單元含有四個(gè)邏輯片。每片含有一對(duì)四輸入的查找表和相關(guān)的配置 SRAM。這樣的邏輯塊執(zhí)行邏輯、算術(shù)、分布式RAM和分布式ROM功能。引腳之間的邏輯延遲,典型值只有3.5納秒,包括I/O焊墊部分。
PFU的一個(gè)更小版本(PFF)不兼容SRAM配置。因而它只能執(zhí)行邏輯、算術(shù)以及ROM功能。不是所有的邏輯功能需要RAM。通過提供PFU和PFF的組合,Lattice公司的設(shè)計(jì)師們提高了陣列區(qū)域的效率和降低了芯片成本。
為了節(jié)省系統(tǒng)功率,低功率休眠模式可以把靜態(tài)電源電流從10mA減少到低于100 μA。因而,MachXO器件應(yīng)該可以在靠交流電和電池供電的系統(tǒng)應(yīng)用方面找到用武之地。
閃速存儲(chǔ)器存儲(chǔ)所有的配置數(shù)據(jù)。器件掉電后,一個(gè)很寬的內(nèi)部存儲(chǔ)器總線把配置數(shù)據(jù)傳送到邏輯結(jié)構(gòu)中。陣列配置需要不到1毫秒的時(shí)間。
借助Lattice公司的TransFR配置表,閃存數(shù)據(jù)能在邏輯結(jié)構(gòu)運(yùn)行當(dāng)前配置的同時(shí)被更新。在更新數(shù)據(jù)后,把新配置傳送到邏輯結(jié)構(gòu)中只需要耗時(shí)1毫秒。這讓系統(tǒng)幾乎可以不停地運(yùn)轉(zhuǎn)。
的器件有78個(gè)I/O焊墊,的器件則有271個(gè)。更大的 XO器件將包括PCI和低電壓差分信令(LVDS)支持。所有I/O單元將支持流行的I/O標(biāo)準(zhǔn),如信號(hào)擺幅為3.3V、2.5V、1.8V、1.5V以及1.2V的低電壓CMOS。MachXO系列即將推出兩款新器件:E系列支持1.2V電源電壓,C系列將集成一個(gè)片上調(diào)節(jié)器以處理傳統(tǒng)的2.5或 3.3V電源電壓。
訂購批量為250K時(shí),256和640的價(jià)格分別為1.50和2.25美元?,F(xiàn)已可提供樣品。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場(chǎng)疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場(chǎng)調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號(hào)采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14









