關于CPLD和接觸式圖像傳感器的圖像采集系統(tǒng)
出處:maoqichun 發(fā)布于:2007-09-26 11:09:36
本文介紹一種基于復雜可編程邏輯器件CPLD(Complex Programmable Logic Device)使用接觸式圖像傳感器實現(xiàn)的圖像采集系統(tǒng)。
1 系統(tǒng)概述
圖像采集模塊的框圖如圖1所示,CIS圖像傳感器在CPL的控制下,將每一個像素的灰度值以模擬電壓值的形式通過串行移位方式傳輸出來,某個像素的電信號再經(jīng)過差動放大器電路進行信號調(diào)理后,由A/D轉(zhuǎn)換器將模擬電壓轉(zhuǎn)換數(shù)字量,通過總線的切換實現(xiàn)雙存儲區(qū)輪換工作,然后在CPLD的控制下,將轉(zhuǎn)換后的數(shù)字信號暫存在存儲器RAM中。

CPLD是系統(tǒng)的部件,主要完成CIS圖像傳感器的時序驅(qū)動、A/D轉(zhuǎn)換器的控制、總線切換的控制、地址的產(chǎn)生,數(shù)據(jù)的存儲以及與DSP處理器的協(xié)調(diào)。
總線切換是采集的關鍵部分,實現(xiàn)了圖像數(shù)據(jù)存儲的兩幀輪換結(jié)構(gòu)[2]。當CPLD向存儲器RAM1寫一幀圖像時,DSP向存儲器RAM2讀取另一幀圖像,當存儲器RAM1寫滿且存儲器RAM2讀完時,由CPLD控制讀寫總線相互切換,由CPLD繼續(xù)向存儲器RAM2寫下一幀圖像,DSP向存儲器RAM1讀取前一幀圖像,采用這種兩幀輪換的設計方法使得采集和處理可以同時進行,提高了數(shù)據(jù)采集和處理的效率。
2 硬件構(gòu)成
2.1 CIS接觸式圖像傳感器
在本文的應用中,接觸式圖像傳感器的有效掃描寬度為216mm。其光電檢測單元及柱狀透鏡分別對應的排成線陣,共有1728個傳感單元、能夠以紅、綠及紅外三種光源對圖像進行掃描,時鐘頻率為4M赫茲,型號為C2R2166289。
2.2 A/D轉(zhuǎn)換器
TLC5510是美國TI公司生產(chǎn)的高速模數(shù)轉(zhuǎn)換器件[3],它是一種采用CMOS工藝制造的8位高阻抗并行A/D芯片,采樣可達20Msps。由于TLC5510不僅具有高速的A/D轉(zhuǎn)換功能,而且?guī)в袃?nèi)部采樣保持電路,因此大大簡化了外圍電路的設計,由于其內(nèi)部帶有標準分壓電阻,從而可以從+5V的供電電源中獲得2V滿刻度的基準電壓。
2.3 CPLD及DSP處理器
CPLD芯片選用ALtera公司的MAX7000S系列器件EPM7128SLC84,此芯片可以通過JTAG在線編程,由128個邏輯宏單元和2500個可用邏輯門。在MAX+PLUSⅡ軟件中,使用硬件描述語言編程將設計好的硬件邏輯到芯片中,使得對硬件的設計如同軟件設計一樣方便快捷。
緩沖存儲器由2片IS61C1024芯片構(gòu)成,IS61C1024是8位128KB的高速CMOS靜態(tài)RAM,存儲時間為12ns,能夠滿足高速數(shù)據(jù)讀寫的要求,同時也適合大容量圖像數(shù)據(jù)的暫存。
DSP芯片采用TI公司的TMS320C5402芯片,采用改進的哈佛結(jié)構(gòu),具有低功耗、高速實時信號處理的特點。
3 CPLD硬件邏輯功能的設計
CPLD是圖像采集的部分,它直接控制CIS圖像傳感器和A/D轉(zhuǎn)換器,完成數(shù)字圖像數(shù)據(jù)采集、轉(zhuǎn)換和存儲,以及與DSP處理器的握手協(xié)調(diào)。
CPLD模塊總體功能的設計原理如圖2所示,CPLD產(chǎn)生CIS圖像傳感器的時鐘信號CLK(4M赫茲),選通信號輸入SI,紅色光源選通LEDr,綠色光源選通信號LEDg,紅外光源選通LEDir。當CPLD控制這幾個信號產(chǎn)生相應時序時,CIS傳感器通過模擬信號輸出引腳SIG向A/D轉(zhuǎn)換器串行移位輸出對應像素的灰度。

CPLD控制A/D轉(zhuǎn)換器的輸出選通OE信號,使A/D轉(zhuǎn)換器可以輸出轉(zhuǎn)換后的數(shù)據(jù),同時,CPLD產(chǎn)生數(shù)據(jù)的存儲地址AD[0..16]和寫信號WR,將A/D轉(zhuǎn)換器的數(shù)字圖像數(shù)據(jù)存儲在相應的存儲區(qū)中。
總線切換與雙存儲區(qū)模塊實現(xiàn)了兩個數(shù)據(jù)存儲區(qū)的輪換工作,其原理圖如圖3所示,CPLD通過控制存儲選擇信號E來實現(xiàn)雙存儲區(qū)的輪換工作,在上電初始時,選擇信號E為高電平,存儲區(qū)RAM1為寫狀態(tài),同時RAM2受DSP處理器的控制,改變E的狀態(tài),實現(xiàn)總線的切換。
EN、NEXT和READY是DSP與CPLD之間的握手信號,EN為CPLD工作的使能信號,當EN為低電平時CPLD才開始工作。此時,若DSP處理器NEXT端上產(chǎn)生一個脈沖信號,CPLD控制CIS圖像傳感器采集一行(1728個像素)圖像,同時,READY置0,表示正在采集,當一行圖像采集完成時,READY信號恢復為高電平,當EN恢復為高電平時,CPLD停止工作,并將選擇信號E取反來實現(xiàn)總線切換,將當前存儲器由CPLD寫狀態(tài)切換為DSP讀狀態(tài),實現(xiàn)雙存儲區(qū)的輪換工作。
4 總線切換的實現(xiàn)
在本文的應用中,要求高速實時的進行圖像的采集和處理,要求40ms以內(nèi)就要處理一幀圖像,如果采集與存儲圖像數(shù)據(jù)占用了太多的時間,則后面的圖像處理就無法完成了,為了盡可能縮短采集和存儲的時間,在系統(tǒng)中采用了兩組存儲器進行輪換存儲。
在系統(tǒng)中,采用總線切換的方式達到兩存儲器交替讀寫的功能,當CPLD將A/D轉(zhuǎn)換器輸出的圖像數(shù)據(jù)寫入RAM1時,DSP可以讀取RAM2中的數(shù)據(jù)并處理前一幀圖像的數(shù)據(jù),當CPLD寫完一幀圖像數(shù)據(jù),并且DSP完成前一幀圖像的處理后,改為CPLD向RAM2寫數(shù)據(jù),DSP和CPLD交換存儲器,如此循環(huán),使得DSP的圖像處理和CIS的圖像采集可以并行獨立工作,保證了圖像的實時和和高速性。
圖3中,RAM1和RAM2為2片IS61C1024,構(gòu)成雙數(shù)據(jù)緩沖存儲區(qū),M1-M4分別是由74HC16245所構(gòu)成的,實現(xiàn)地址總線切換控制,N1-N4是由74HC245所實現(xiàn)的數(shù)據(jù)總線切換控制,C1和C2實現(xiàn)了存儲器控制線(RD讀信號、WR寫信號等)的切換控制,當選擇線E為高電平時,M1、M4、N1、N3及C1處于工作狀態(tài),而M2、M3、N2、N4及C2處于高阻狀態(tài)。因此RAM1的數(shù)據(jù)總線、地址總線及控制總線只有總線與CPLD相連接,RAM2的全部總線與DSP相連接。從而實現(xiàn)由CPLD向RAM1寫數(shù)據(jù),DSP從RAM2讀數(shù)據(jù),當選擇線E為低電平時,則情況相反,DSP從RAM1讀數(shù)據(jù),CPLD向RAM2寫數(shù)據(jù)。
結(jié)語
本文依靠接觸式圖像傳感器,采用CPLD與DSP相結(jié)合設計實現(xiàn)了適用于實時高速圖像處理的圖像采集系統(tǒng)。在系統(tǒng)中,采用兩幀輪換存儲的方式,消除了DSP的等待時間,使采集系統(tǒng)和處理系統(tǒng)可以并行獨立工作,采用復雜可編程邏輯器件,使系統(tǒng)集成度高,通用性強,接口簡單,并且可以重復編程和系統(tǒng)升級,為實現(xiàn)一個高速實時的圖像處理系統(tǒng)提供了基礎。
版權(quán)與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關法律責任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關權(quán)利。
- EDA技術工具鏈與全流程設計運維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調(diào)試與優(yōu)化實操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調(diào)理技術與抗干擾工程方案2025/12/15 14:39:08
- PLC設備如何選型2025/9/5 17:15:14









