PCB布線設(shè)計(jì)(三)
出處:尤新亮 發(fā)布于:2007-09-25 13:39:32
印刷電路板布線產(chǎn)生的主要寄生元件包括:寄生電阻、寄生電容和寄生電感。例如:PCB的寄生電阻由元件之間的走線形成;電路板上的走線、焊盤和平行走線會(huì)產(chǎn)生寄生電容;寄生電感的產(chǎn)生途徑包括環(huán)路電感、互感和過(guò)孔。當(dāng)將電路原理圖轉(zhuǎn)化為實(shí)際的PCB時(shí),所有這些寄生元件都可能對(duì)電路的有效性產(chǎn)生干擾。本文將對(duì)棘手的電路板寄生元件類型 — 寄生電容進(jìn)行量化,并提供一個(gè)可清楚看到寄生電容對(duì)電路性能影響的示例。
![]() |
![]() |
![]() |
大多數(shù)寄生電容都是靠近放置兩條平行走線引起的。可以采用圖1所示的公式來(lái)計(jì)算這種電容值。
在混合信號(hào)電路中,如果敏感的高阻抗模擬走線與數(shù)字走線距離較近,這種電容會(huì)產(chǎn)生問(wèn)題。例如,圖2中的電路就很可能存在這種問(wèn)題。
為講解圖2所示電路的工作原理,采用三個(gè)8位數(shù)字電位器和三個(gè)CMOS運(yùn)算放大器組成一個(gè)16位D/A轉(zhuǎn)換器。在此圖的左側(cè),在VDD和地之間跨接了兩個(gè)數(shù)字電位器(U3a和U3b),其抽頭輸出連接到兩個(gè)運(yùn)放(U4a和U4b)的正相輸入端。數(shù)字電位器U2和U3通過(guò)與單片機(jī)(U1)之間的SPI接口編程。在此配置中,每個(gè)數(shù)字電位器配置為8位乘法型D/A轉(zhuǎn)換器。如果VDD為5V,那么這些D/A轉(zhuǎn)換器的LSB大小等于19.61mV。
這兩個(gè)數(shù)字電位器的抽頭都分別連接到兩個(gè)配置了緩沖器的運(yùn)放的正相輸入端。在此配置中,運(yùn)放的輸入端是高阻抗的,將數(shù)字電位器與電路其它部分隔離開了。這兩個(gè)放大器配置為其輸出擺幅限制不會(huì)超出第二級(jí)放大器的輸入范圍。
![]() |
![]() |
![]() |
為使此電路具有16位D/A轉(zhuǎn)換器的性能,采用第三個(gè)數(shù)字電位器(U2a)跨接在兩個(gè)運(yùn)放(U4a和U4b)的輸出端之間。U3a和U3b的編程設(shè)定經(jīng)數(shù)字電位器后的電壓值。如果VDD為5V,可以將U3a和U3b的輸出編程為相差19.61mV。此電壓大小經(jīng)第三個(gè)8位數(shù)字電位器R3,則自左至右整個(gè)電路的LSB大小為76.3mV。此電路獲得性能所需的嚴(yán)格器件規(guī)格如表1所示。
此電路有兩種基本工作模式。種模式可用于獲得可編程、可調(diào)節(jié)的直流差分電壓。在此模式中,電路的數(shù)字部分只是偶爾使用,在正常工作時(shí)不使用。第二種模式是可以將此電路用作任意波形發(fā)生器。在此模式中,電路的數(shù)字部分是電路運(yùn)行的必需部分。此模式中可能發(fā)生電容耦合的危險(xiǎn)。
圖2所示電路的次布線如圖3所示。此電路是在實(shí)驗(yàn)室中快速設(shè)計(jì)出的,沒(méi)有注意細(xì)節(jié)。在檢查布線時(shí),發(fā)現(xiàn)將數(shù)字走線布在了高阻抗模擬線路的旁邊。需要強(qiáng)調(diào)的是,次就應(yīng)該正確布線,本文的目的是為了講解如何識(shí)別問(wèn)題及如何對(duì)布線做重大改進(jìn)。
看一下此布線中不同的走線,可以明顯看到哪里可能存在問(wèn)題。圖中的模擬走線從U3a的抽頭連接到U4a放大器的高阻抗輸入端。圖中的數(shù)字走線傳送對(duì)數(shù)字電位器設(shè)置進(jìn)行編程的數(shù)字碼。
在測(cè)試板上經(jīng)過(guò)測(cè)量,發(fā)現(xiàn)數(shù)字走線中的數(shù)字信號(hào)耦合到了敏感的模擬走線中,參見圖4。
系統(tǒng)中對(duì)數(shù)字電位器編程的數(shù)字信號(hào)沿著走線逐漸傳輸?shù)捷敵鲋绷麟妷旱哪M線路。此噪聲通過(guò)電路的模擬部分一直傳播到第三個(gè)數(shù)字電位器(U5a)。第三個(gè)數(shù)字電位器在兩個(gè)輸出狀態(tài)之間翻轉(zhuǎn)。解決這個(gè)問(wèn)題的方法主要是分隔開走線,圖5示出了改進(jìn)的布線方案。
改變布線的結(jié)果如圖6所示。將模擬和數(shù)字走線仔細(xì)分開后,電路成為非常“干凈”的16位D/A轉(zhuǎn)換器。圖中的波形是第三個(gè)數(shù)字電位器的單碼轉(zhuǎn)換結(jié)果76.29mV。
數(shù)字和模擬范圍確定后,謹(jǐn)慎布線對(duì)獲得成功的PCB是至關(guān)重要的。尤其是有源數(shù)字走線靠近高阻抗模擬走線時(shí),會(huì)引起嚴(yán)重的耦合噪聲,這只能通過(guò)增加走線之間的距離來(lái)避免。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- PCB防靜電(ESD)設(shè)計(jì)核心規(guī)范2026/3/20 11:50:05
- PCB多層板疊層設(shè)計(jì)核心規(guī)范2026/3/19 14:13:35
- PCB散熱設(shè)計(jì)核心指南(實(shí)操版)2026/3/18 11:51:59
- PCB阻焊與絲印設(shè)計(jì)核心規(guī)范2026/3/17 11:40:28
- PCB測(cè)試點(diǎn)設(shè)計(jì)核心規(guī)范2026/3/16 13:47:01
- PCB防靜電(ESD)設(shè)計(jì)核心規(guī)范
- 通信系統(tǒng)基石:信道化濾波器組原理與多速率信號(hào)處理
- 接觸不良對(duì)連接器性能的影響
- 開關(guān)電源PCB設(shè)計(jì)常見問(wèn)題
- 多顆MOSFET并聯(lián)的散熱設(shè)計(jì)要點(diǎn)
- PCB多層板疊層設(shè)計(jì)核心規(guī)范
- 常見IC芯片分類及功能介紹
- 應(yīng)對(duì)信號(hào)采集難題:抗混疊濾波器的選型與設(shè)計(jì)關(guān)鍵
- 高速連接器在通信設(shè)備中的應(yīng)用
- 電源IC過(guò)熱損壞原因分析















