音影先锋亚洲天堂网|电影世界尽头的爱完整版播放|国产 熟女 91|高清无码免费观看欧美日韩|韩国一区二区三区黄色录像|美女亚洲加勒比在线|亚洲综合网 开心五月|7x成人在线入口|成人网站免费日韩毛片区|国产黄片?一级?二级?三级

數(shù)字視頻接口——DVI 1.0

出處:ZWD 發(fā)布于:2007-04-29 02:28:10

摘要:介紹了新型數(shù)字視頻接口的發(fā)展背景和技術(shù)優(yōu)勢,詳細(xì)分析了DVI 1.0的通信協(xié)議、T.M.D.S.的鏈路構(gòu)成、信號特性、編碼及解碼算法,特別針對實(shí)際應(yīng)用,分析了DVI接口的時鐘構(gòu)成,就顯示相關(guān)的DDC、EDID、HPD等協(xié)議進(jìn)行了簡單介紹。

關(guān)鍵詞: 數(shù)字視頻接口(DVI) 變換差分信號(T.M.D.S.) 信號編碼 鎖相環(huán)

1 背景介紹

二十一世紀(jì)剛剛顯現(xiàn)縷曙光,正當(dāng)人們享受著以摩爾定律遞增的高速微處理器時,一種新型的視頻接口技術(shù)將帶給人們更加絢麗多彩的視覺感受。這就是業(yè)界剛剛發(fā)展起來的DVIDigital Visual Interface數(shù)字視頻接口技術(shù)。隨著以LCD為代表的數(shù)字平板顯示技術(shù)的飛速發(fā)展,DVI必將迅速成為計(jì)算機(jī)顯示的標(biāo)準(zhǔn)視頻接口。

隨著對綠色顯示觀念的倡導(dǎo),CRT顯示已由球面發(fā)展到柱面,又從柱面發(fā)展到純平顯示,人們對屏幕刷新率和圖像幾何失真要求愈來愈高,傳統(tǒng)模擬VGA視頻接口+CRT或LCD顯示器的圖像顯示能力越來越捉襟見肘。制造成本的不斷降低,使LCD等平板顯示技術(shù)已逐步取代傳統(tǒng)的CRT顯示器成為PC機(jī)顯示器的主流。由于要與傳統(tǒng)的VGA模擬接口兼容,其內(nèi)部不得不內(nèi)置ADC數(shù)模轉(zhuǎn)換及PLL鎖相環(huán)電路,將模擬的視頻信號轉(zhuǎn)化成數(shù)字信號再進(jìn)行顯示,還要進(jìn)一步針對CRT顯示的值進(jìn)行校正,得到適合LCD象素特性的灰度信號。這樣一系列中間環(huán)節(jié)的轉(zhuǎn)換,加上模擬傳輸環(huán)節(jié)中難以抑制的噪聲干擾問題,使得此類平板顯示的圖像信息丟失,并隨著分辨率和場頻的提高而加重。以LCD、PDP、LED、OLED等為代表的平板顯示(包括數(shù)字投影儀)的蓬勃發(fā)展,對數(shù)字視頻接口技術(shù)提出了迫切要求。
DVI數(shù)字視頻接口就是在這種趨勢下產(chǎn)生的。DVI由Intel、Silicon Image、Compaq、Fujitsu Limited、Hewlett-Packard Company、IBM、NEC合作提出的一種數(shù)字視頻接口標(biāo)準(zhǔn),很好地解決了上述問題,而且還兼容了傳統(tǒng)的VGA接口,是目前極具發(fā)展前途的一種PC機(jī)視頻接口標(biāo)準(zhǔn)。本文的目的在于使讀者迅速掌握DVI的通信協(xié)議,從接口提取視頻信息,擺脫對計(jì)算機(jī)內(nèi)部復(fù)雜的硬件原理的研究,使DVI接口的高質(zhì)量數(shù)字視頻信息可以按用戶的要求進(jìn)行開發(fā)利用。

2 DVI接口構(gòu)成

DVI接口利用變換差分信號—T.M.D.S. Transition Minimized Differential Signal作為基本電氣鏈接信號。T.M.D.S.鏈路主要用于將圖像數(shù)據(jù)傳送到顯示器。DVI接口協(xié)議允許使用雙T.M.D.S.鏈路結(jié)構(gòu),從而可以支持超大分辨率的顯示設(shè)備。T.M.D.S.通過先進(jìn)的編碼算法將8bit的象素?cái)?shù)據(jù)轉(zhuǎn)換成10bit的變換信號,削弱了傳輸電纜中交叉電磁干擾EMI,并且這種直流平衡的編碼信號更有利于光纖傳輸。另外這種先進(jìn)的編碼算法可以為接收端提供時鐘恢復(fù)信號,并允許在較遠(yuǎn)距離傳輸時(一般小于5m)信號有較大的抖動誤差。

2.1 DVI體系結(jié)構(gòu)要求

DVI作為一種面向計(jì)算機(jī)開發(fā)的視頻接口,要與現(xiàn)有的操作系統(tǒng)、硬件平臺兼容,還要與以前的接口標(biāo)準(zhǔn)保持一定的兼容性。是DVI接口T.M.D.S.的邏輯鏈路結(jié)構(gòu)。DVI支持即插即用功能(Plug and Play)。在系統(tǒng)啟動時,DVI提供分辨率VGA 640×480模式 系統(tǒng)通過DDC2B協(xié)議訪問顯示器,獲得顯示器對象素格式的支持情況,通過EDID數(shù)據(jù)獲得關(guān)于顯示器型號和現(xiàn)實(shí)能力的信息。這些內(nèi)容都是顯示器制造商在顯示器內(nèi)部固化的一段數(shù)據(jù),通過DDCDisplay Data Channel向主機(jī)系統(tǒng)提供自身信息。
系統(tǒng)啟動后會自動加載圖形顯示控制器(即顯卡)的驅(qū)動程序。根據(jù)用戶提出的顯示要求,即屏幕的分辨率、色深、刷新率,結(jié)合由DDC獲得關(guān)于顯示器的信息,確定T.M.D.S.的啟用情況。DVI的單T.M.D.S.只提供24bit色深,當(dāng)用戶要求的色深超過24bit時,并且系統(tǒng)已經(jīng)確認(rèn)顯卡和顯示器都支持雙鏈路T.M.D.S.。此時系統(tǒng)會啟動雙T.M.D.S.鏈路,鏈路0數(shù)據(jù)通道0~2傳輸24bit信息,其它顏色信息由鏈路1(數(shù)據(jù)通道3~5)傳輸;當(dāng)用戶的分辨率和刷新率要求超出單T.M.D.S.鏈路的傳輸能力時單T.M.D.S.鏈路的象素傳輸頻率為165MHz,系統(tǒng)會啟動鏈路1,鏈路0用來傳輸奇數(shù)象素信息,鏈路1用來傳輸偶數(shù)象素信息,并定義顯示器上每一行的個象素為象素1,奇數(shù)象素。由于雙T.M.D.S.鏈路共用一條時鐘回路,所以雙鏈路工作時,鏈路的時鐘頻率為象素?cái)?shù)據(jù)帶寬的一半。

當(dāng)然,DVI接口同樣也支持熱插拔(Hot Plug Detection)和顯示器電源管理等技術(shù)還有對傳統(tǒng)的模擬VGA的兼容等問題。這些只是DVI作為一種接口標(biāo)準(zhǔn)必須做到的兼容性問題,并不代表DVI本質(zhì)的先進(jìn)性。有關(guān)這些體系要求問題可參閱參考文獻(xiàn)1~3。

2.2 T.M.D.S.協(xié)議詳解

DVI接口的先進(jìn)性體現(xiàn)在它可以將海量的顯示信息高速地傳送到顯示器中去,T.M.D.S.先進(jìn)的編碼算法是其強(qiáng)大能力得以實(shí)現(xiàn)的根本。下面將詳細(xì)解釋T.M.D.S.協(xié)議中與實(shí)際應(yīng)用緊密相關(guān)的幾個問題。為了便于理解作以下規(guī)定:輸入到編碼器或由解碼器輸出的象素?cái)?shù)據(jù)稱為象素?cái)?shù)據(jù)Pixel Data;由發(fā)送器送出的或輸入到接收器的編碼數(shù)據(jù)稱為碼元Character。

請注意:在DVI接口協(xié)議中并沒有規(guī)定輸入或輸出的象素?cái)?shù)據(jù)是串行的還是并行的,輸入輸出的數(shù)據(jù)格式留給芯片制造廠商靈活掌握,用戶應(yīng)根據(jù)自己的實(shí)際情況選用芯片型號。

2.2.1 鏈路結(jié)構(gòu)

T.M.D.S.鏈路結(jié)構(gòu)見。是單鏈路T.M.D.S.結(jié)構(gòu)圖。雙鏈路結(jié)構(gòu)與單鏈路很相似。每個鏈路的發(fā)送器(Transmitter)中包含三個完全相同編碼器(Encoder),每個編碼器驅(qū)動一條串行T.M.D.S.通道(Channel)。輸入到每個編碼器的數(shù)據(jù)包括8bit象素?cái)?shù)據(jù)和2bit控制信號(見)。

在DE(Data Enable)信號的控制下,編碼器在任何合法時鐘驅(qū)動下,分別將象素?cái)?shù)據(jù)和控制數(shù)據(jù)編碼并由發(fā)送器將編碼后的碼元串行發(fā)送到T.M.D.S.鏈路上。在DE有效期間(DE=1)對象素?cái)?shù)據(jù)進(jìn)行編碼發(fā)送,在DE無效期間(DE=0)對控制數(shù)據(jù)進(jìn)行編碼發(fā)送。無論是對二者中的哪一項(xiàng)進(jìn)行編碼,由編碼器輸出的都是串行的10bit碼元,并且有效位先送出。
單鏈路T.M.D.S.結(jié)構(gòu)
2.2.2 時鐘與同步問題

時鐘與同步是DVI信號處理過程中至關(guān)重要的一環(huán)。以顯卡中圖形處理器提供的象素時鐘(Pixel Clock)為參考時鐘,在整個信號收發(fā)過程中,會存在三組不同頻率的時鐘信號,這三組時鐘信號通過鎖相環(huán)電路(PLL)進(jìn)行同步控制。

從可知,以象素時鐘的速度輸入到編碼器的8bit象素?cái)?shù)據(jù)被變換成10bit的T.M.D.S.碼元,在T.M.D.S.通道內(nèi)串行傳輸。所以T.M.D.S. 碼元要以10倍象素的時鐘頻率進(jìn)行碼元傳輸。在接收端,若要正確判斷所接收的碼元就需要用高于碼時鐘Character Clock的頻率對輸入信號進(jìn)行采樣,所以又存在一個采樣時鐘Sampling Clock。例如:TI公司提供的DVI接收芯片6采用4倍過采樣技術(shù)對輸入信號采樣,在XGA分辨率(1024×768)、60Hz刷新率的情況下,象素時鐘為65MHz,則T.M.D.S.碼元時鐘將為650MHz,采樣時鐘將達(dá)到2.6GHz。

T.M.D.S.的先進(jìn)編碼算法使得串行輸出的碼元流中包含了碼元同步信息,利用PLL技術(shù)使接收器和解碼器可以在串行的碼元流中正確測定碼元邊界、解碼象素?cái)?shù)據(jù)。在T.M.D.S.輸出的編碼中,代表象素?cái)?shù)據(jù)的編碼包含了5次或5次以下的變化信息,而代表控制信號的編碼包含了7次以上的變換信息。這些含有高變化信息的編碼在顯示的消隱時期內(nèi)被送出。解碼器可以確定地識別這些高變換碼,PLL可以利用這些確定的信號作為相位校正的參考信號。

2.2.3 T.M.D.S.編碼與解碼算法

深入理解、靈活運(yùn)用并實(shí)現(xiàn)這些先進(jìn)的算法是芯片制造廠商關(guān)心的問題。本文從使用者的角度出發(fā),以實(shí)用為原則對編碼及解碼算法進(jìn)行分析。

從中可以看出,實(shí)際應(yīng)用時關(guān)心的行同步、場同步信號作為控制信息在藍(lán)基色Blue70被編碼器編碼發(fā)送;其他通道的控制信號CTL03或CTL09都應(yīng)接邏輯0,其中CTL0可以提供用戶使用,但有嚴(yán)格使用條件,非不得不用的情況下推薦接邏輯0。

T.M.D.S.的每一條通道都由連續(xù)輸出的10bit串行編碼驅(qū)動。在顯示的消隱5DE=0時間段內(nèi)編碼器輸出四個特定編碼,詳見,也就是前面所說的可被解碼器確定識別的四個編碼。在DE=1時編碼過程分為兩個階段,階段對8bit的象素?cái)?shù)據(jù)進(jìn)行變換生成9bit的變化碼,其中有效位與象素?cái)?shù)據(jù)的有效位相同,第9位為變換方式標(biāo)志位:0表示對象素?cái)?shù)據(jù)進(jìn)行異或非XNOR變換,1表示進(jìn)行異或XOR變換;第二階段生成10bit的直流平衡碼:如果上編碼傳輸了過多的1且將要傳輸編碼中1比0多,則將此次編碼的低8位取反并在第10位置1,否則,將不作處理,直接傳輸。

每一條T.M.D.S.鏈路中含有與3個編碼器對應(yīng)的3個解碼器。T.M.D.S.的解碼算法相對簡單一些。由于在消隱時間內(nèi)傳輸了特定的四個編碼,解碼器可以判斷DE的邏輯狀態(tài),若DE=0,則直接將對應(yīng)的控制信號組合狀態(tài)送出。若DE=1,則根據(jù)第10位的情況決定低8位是否進(jìn)行取反,根據(jù)第9位的信息決定對編碼進(jìn)行的變化方式:為1,進(jìn)行XOR(異或)變換為0,進(jìn)行XNOR(異或非)變換。在象素?cái)?shù)據(jù)有效期間,行、場同步以及控制信息CTLX均保持恒定。通過上述解碼過程,行同步和場同步信號由藍(lán)基色通道解調(diào)出來,結(jié)合另外兩個通道解調(diào)出來的綠基色和紅基色,就可以進(jìn)行視頻信息的數(shù)字方式顯示了。

是T.M.D.S.的鏈路時序關(guān)系,其中tB是對消隱信號持續(xù)時間的要求,要求tB≥128TpixelTpixel為象素時鐘周期。tE和tR分別是編碼和解碼延遲時間,一般小于64Tpixel。
T.M.D.S.的鏈路時序關(guān)系
3 DVI接口應(yīng)用指南

DVI接口提供了強(qiáng)大的數(shù)據(jù)傳輸率,其鏈路工作頻率很高,所以對器件的供電電壓、連接電纜的特性阻抗以及終端接插件的電氣特性都有非常嚴(yán)格和詳細(xì)的規(guī)定。這些都是DVI相關(guān)器件廠商要嚴(yán)格遵循的技術(shù)指標(biāo)。

表1給出了實(shí)際應(yīng)用為關(guān)心的五個工作參數(shù),其他參數(shù)的詳細(xì)解釋見文獻(xiàn)。表2給出了DVI接口插頭信號線的定義。其中的DDC通道用于設(shè)備制造商向主機(jī)提供產(chǎn)品信息,這使DVI接口應(yīng)用錦上添花。制造者可以在顯示設(shè)備中固化一段除設(shè)備本身特性參數(shù)以外的信息,結(jié)合計(jì)算機(jī)操作系統(tǒng),使系統(tǒng)識別設(shè)備的特征編號,從而達(dá)到保護(hù)自己產(chǎn)品產(chǎn)權(quán)的目的。當(dāng)然,如果設(shè)計(jì)者不提供DDC信息,計(jì)算機(jī)操作系統(tǒng)就會把當(dāng)前的顯示設(shè)備當(dāng)成標(biāo)準(zhǔn)顯示設(shè)備來驅(qū)動。
表1 推薦DVI工作參能

工作電壓3.3V,±5%
傳輸阻抗50Ω,±10%
輸入差分信號范圍150mV≤Vidiff≤1200mV
差分電壓1560mV
工作溫度范圍0℃~70℃

表2 DVI接口引腳信號

引 腳信 號引 腳信 號
1T.M.D.S. Data2 -13T.M.D.S. Data3 +
2T.M.D.S. Data2 +14+5V電源線
3T.M.D.S. Data2/4屏蔽線15地線(+5V,同步信號)
4T.M.D.S. Data4 -16熱插拔探測端
5T.M.D.S. Data4+17T.M.D.S. Data0 -
6DDC時鐘線18T.M.D.S. Data0 +
7DDC數(shù)據(jù)線19T.M.D.S. Data0/5屏蔽線
8模擬,場同步信號線20T.M.D.S. Data5 -
9T.M.D.S. Data1 -21T.M.D.S. Data5 +
10T.M.D.S. Data1 +22T.M.D.S. Clock屏蔽線
11T.M.D.S. Data1/3屏蔽線23T.M.D.S. Clock +
12T.M.D.S. Data3 -24T.M.D.S. Clock -
C1模擬紅基色C4模擬行同步信號
C2模擬綠基色C5模擬地(R,C,B)
C3模擬藍(lán)基色  

目前,世界上幾大電子芯片制造廠商都提供DVI接口芯片, TI、ADI、Silicon Image等公司均提供不同性能參數(shù)的DVI發(fā)送或接收芯片,讀者可以到相應(yīng)的網(wǎng)站查詢更詳盡的信息。

本文從計(jì)算機(jī)顯示技術(shù)的發(fā)展背景入手,詳細(xì)解釋和分析了DVI視頻標(biāo)準(zhǔn)。從方便實(shí)用、便于讀者理解的角度與原則出發(fā),直接針對實(shí)際應(yīng)用中為關(guān)心的編碼解碼算法、行同步場同步信號的提取、數(shù)據(jù)傳輸?shù)臅r鐘與同步問題、數(shù)據(jù)傳輸及恢復(fù)過程的時序要求等問題,簡要介紹了DDC-顯示數(shù)據(jù)通道的用途。


  
關(guān)鍵詞:數(shù)字視頻接口——DVI 1.0

版權(quán)與免責(zé)聲明

凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。

本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。

如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。

廣告
OEM清單文件: OEM清單文件
*公司名:
*聯(lián)系人:
*手機(jī)號碼:
QQ:
有效期:

掃碼下載APP,
一鍵連接廣大的電子世界。

在線人工客服

買家服務(wù):
賣家服務(wù):
技術(shù)客服:

0571-85317607

網(wǎng)站技術(shù)支持

13606545031

客服在線時間周一至周五
9:00-17:30

關(guān)注官方微信號,
第一時間獲取資訊。

建議反饋

聯(lián)系人:

聯(lián)系方式:

按住滑塊,拖拽到最右邊
>>
感謝您向阿庫提出的寶貴意見,您的參與是維庫提升服務(wù)的動力!意見一經(jīng)采納,將有感恩紅包奉上哦!