QuickLogic低功耗Eclipse II橋接控制器
出處:彭本堅(jiān) 發(fā)布于:2007-04-29 11:24:54
QuickLogic公司今天宣布推出基于超低功耗Eclipse II™ 技術(shù)的橋接控制器。集成的IDE和PCI控制器實(shí)現(xiàn)了Intel® PXA系列處理器、IDE微型硬盤和PCI設(shè)備之間的高能效連接。
Intel PXA處理器在以電池為電源的便攜式應(yīng)用領(lǐng)域中倍受業(yè)內(nèi)追捧。然而,該處理器沒有提供PCI和IDE等公共標(biāo)準(zhǔn)的固有接口,這使得在整合例如Wi-Fi、 超寬帶(UWB)、MPEG編解碼器和10/100/1G 以太網(wǎng)芯片集等PCI外圍設(shè)備時(shí),電池的使用時(shí)間成為一個(gè)很大的挑戰(zhàn)。而QuickLogic所提供的橋接控制器完美地解決了這個(gè)問題。
QuickLogic該款橋接控制器的嵌入式PCI控制器支持兩個(gè)外部PCI 部件。通過板上的可編程邏輯,該控制器可擴(kuò)充至支持四個(gè)外部PCI 部件。通過使用PXA處理器 的SDRAM總線總控功能,QuickLogic橋接控制器進(jìn)行了充分的優(yōu)化來降低處理器總線利用率 --- 這是目前CPLDs或不含嵌入式RAM的FPGA所未能實(shí)現(xiàn)的。
嵌入式IDE控制器能與PIO模式(0,1,2,3或4)下的IDE硬盤進(jìn)行數(shù)據(jù)交換。通過在器件中加入緩沖區(qū),QuickLogic可以實(shí)現(xiàn)高達(dá)13MB/s的數(shù)據(jù)傳輸。IDE的時(shí)序和寄存器都完全由QuickLogic所提供的橋接控制器控制,這進(jìn)一步降低了處理器總線利用率,從而提高了能耗效率。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 工業(yè)視覺檢測(cè)系統(tǒng)技術(shù)參數(shù)與選型運(yùn)維指南2026/1/4 14:50:21
- 工業(yè)視覺檢測(cè)系統(tǒng)核心知識(shí)解析2025/12/29 11:23:21
- 工業(yè)級(jí)電磁閥技術(shù)參數(shù)與選型運(yùn)維指南2025/12/29 11:06:44
- 工業(yè)控制系統(tǒng)遠(yuǎn)程訪問安全實(shí)操指南2025/12/25 10:04:23
- 工業(yè)控制系統(tǒng)網(wǎng)絡(luò)安全防護(hù)實(shí)操指南2025/12/25 9:53:54









