CMOS-IC電路
出處:楊真人 發(fā)布于:2007-04-29 10:36:57
screen.width-333)this.width=screen.width-333" border=0>
金屬-氧化物-半導(dǎo)體(Metal-Oxide-Semiconductor)結(jié)構(gòu)的晶體管簡(jiǎn)稱(chēng)MOS晶體管,有P型MOS管和N型MOS管之分。由 MOS管構(gòu)成的集成電路稱(chēng)為MOS集成電路,而由PMOS管和NMOS管共同構(gòu)成的互補(bǔ)型MOS集成電路即為 CMOS-IC( Complementary MOS Integrated Circuit)。
screen.width-333)this.width=screen.width-333" border=0>
CMOS集成電路的性能特點(diǎn)
微功耗—CMOS電路的單門(mén)靜態(tài)功耗在毫微瓦(nw)數(shù)量級(jí)。
高噪聲容限—CMOS電路的噪聲容限一般在40%電源電壓以上。 寬工作電壓范圍—CMOS 電路的電源電壓一般為1.5~18伏。 高邏輯擺幅—CMOS 電路輸出高、低電平的幅度達(dá)到全電"1"為VDD,邏輯“0”為VSS。
高輸入阻抗--CMOS電路的輸入阻抗大于108Ω一般可達(dá)1010Ω。 高扇出能力--CMOS電路的扇出能力大于50。 低輸入電容--CMOS電路的輸入電容一般不大于5PF。
寬工作溫度范圍—陶瓷封裝的CMOS電路工作溫度范圍為
- 55 0C ~ 125 0C;塑封的CMOS電路為 – 40 0C ~ 85 0C。
所有的輸入均有刪保護(hù)電路,良好的抗輻照特性等。
你知道為什么CMOS電路的直流功耗幾近于零嗎? JEDEC工業(yè)標(biāo)準(zhǔn) JEDEC標(biāo)準(zhǔn)是電子工業(yè)協(xié)會(huì)(EIA)聯(lián)合電子器件工程委員會(huì)(JEDEC)主持下制定的CMOS集成電路的額定范圍和靜態(tài)參數(shù)的工業(yè)標(biāo)準(zhǔn)。下表即為JEDEC 制定的CMOS集成電路的額定范圍:
電源電壓
VDD~VSS
18 ~ -0.5
V(DC)
直流輸入電流
IIN
士10
mA(DC)
輸入電壓
VI
VSS ≤VI ≤ VDD+0.5
V(DC)
器件功耗
PD
200
mw
工作溫度范圍
T
-55~125(陶封),-40~85(塑封)
0C
存儲(chǔ)溫度范圍
TSTG
-65 ~ 150
0C
輸入輸出信號(hào)規(guī)則
所有的CMOS電路的輸入端不能浮置,使用一個(gè)上拉或下拉電阻,以保護(hù)器件不受損害。
在某些應(yīng)用場(chǎng)合,輸入端要串入電阻,以限制流過(guò)保護(hù)二極管的電流不大于10mA。
輸入脈沖信號(hào)的上升和下降時(shí)間必須小于15us, 否則必須經(jīng)施密特電路整形后方可輸入CMOS開(kāi)關(guān)電路。
避免CMOS電路直接驅(qū)動(dòng)雙極型晶體管,否則可能導(dǎo)致CMOS電路的功耗超過(guò)規(guī)范值。
CMOS緩沖器或大電流驅(qū)動(dòng)器由于其本身的低輸出阻抗,必須注意這些電路采用大負(fù)載電容(≥500PF)時(shí)等效于輸出短路的情況。
CMOS電路的輸出不能并接成線(xiàn)邏輯狀態(tài)。因?yàn)閷?dǎo)通的PMOS管和導(dǎo)通的NMOS管的低輸出阻抗會(huì)將電源短路。
主要封裝形式
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類(lèi)作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 數(shù)字電源控制與傳統(tǒng)模擬控制的深度對(duì)比2026/2/2 11:06:56
- 模擬信號(hào)調(diào)理電路技術(shù)設(shè)計(jì)與選型運(yùn)維指南2025/12/30 10:08:16
- 運(yùn)算放大器壓擺率的核心要點(diǎn)2025/9/5 16:27:55
- 深度剖析放大器穩(wěn)定系數(shù) K 與 Mu 的差異2025/9/2 16:44:05
- 什么是運(yùn)算放大器失調(diào)電流2025/9/1 17:01:22
- 編碼器的工作原理及作用1
- 超強(qiáng)整理!PCB設(shè)計(jì)之電流與線(xiàn)寬的關(guān)系2
- 三星(SAMSUNG)貼片電容規(guī)格對(duì)照表3
- 電腦藍(lán)屏代碼大全4
- 國(guó)標(biāo)委發(fā)布《電動(dòng)汽車(chē)安全要求第3部分:人員觸電防護(hù)》第1號(hào)修改單5
- 通俗易懂談上拉電阻與下拉電阻6
- 繼電器的工作原理以及驅(qū)動(dòng)電路7
- 電容單位8
- 跟我學(xué)51單片機(jī)(三):?jiǎn)纹瑱C(jī)串口通信實(shí)例9
- 一種三極管開(kāi)關(guān)電路設(shè)計(jì)10
- PCB高頻高速信號(hào)布線(xiàn)設(shè)計(jì)核心規(guī)范(實(shí)操版)
- 基于FPGA的FIR濾波器硬件實(shí)現(xiàn):架構(gòu)優(yōu)化與資源管理
- 工業(yè)自動(dòng)化設(shè)備連接器選型指南
- 提高電源管理IC可靠性的設(shè)計(jì)方法
- MOSFET柵極驅(qū)動(dòng)電路設(shè)計(jì)技巧
- PCB電源完整性設(shè)計(jì)核心規(guī)范(PowerIntegrity)
- 工業(yè)電源與消費(fèi)級(jí)電源的差異
- 機(jī)器學(xué)習(xí)在濾波器設(shè)計(jì)中的應(yīng)用:自動(dòng)化優(yōu)化與性能預(yù)測(cè)
- 連接器失效的常見(jiàn)原因分析
- 過(guò)流、過(guò)壓保護(hù)在電源IC中的實(shí)現(xiàn)









