多通道頻率合成器應(yīng)用得益于精密頻率合成技術(shù)
出處:維庫(kù)電子市場(chǎng)網(wǎng) 發(fā)布于:2023-07-21 16:35:18
直接數(shù)字頻率合成(DDS)在過(guò)去十年受到了頻率合成器設(shè)計(jì)工程師極大的歡迎。首先被認(rèn)為是一種具有低相位噪聲和優(yōu)良雜散性能的靈活的頻率源,基于DDS的頻率合成器在許多應(yīng)用中能比基于鎖相環(huán)(PLL)頻率合成器有顯著的優(yōu)勢(shì)。這些優(yōu)勢(shì)包括亞赫茲頻率控制分辨率,相位失調(diào)和輸出幅度控制,以及無(wú)需基于PLL頻率合成器設(shè)計(jì)所需要的外部元件。另外,作為一個(gè)基于數(shù)字的波形發(fā)生器,其頻率、相位和幅度的改變可以通過(guò)一個(gè)簡(jiǎn)單的可編程端口來(lái)實(shí)現(xiàn)。這種能力允許DDS技術(shù)用于多種民用和軍事應(yīng)用中,包括那些要求復(fù)雜的多通道同步的應(yīng)用,例如,雷達(dá)、聲光濾波和基帶上變頻。
隨著美國(guó)模擬器件公司(ADI)的AD9959 四通道10 bit 500MHz DDS和AD9958雙通道10 bit 500MHz DDS產(chǎn)品的推出,多通道同步設(shè)計(jì)得到了很大的改善。AD9959在一顆芯片上集成了四個(gè)完整的DDS通道*,它為頻率合成器設(shè)計(jì)工程師需要四個(gè)通道的應(yīng)用提供一個(gè)單片解決方案。除了單片AD9959具有四個(gè)獨(dú)立的DDS通道之外,通過(guò)使用特別適合于自動(dòng)同步多片AD9959的專用引腳有助于同步多片AD9959。這可以很容易地實(shí)現(xiàn)多個(gè)通道的同步。AD9958是與AD9959 具有相同特性和性能指標(biāo)的雙通道器件。(* 一個(gè)完整的DDS通道由數(shù)字波形發(fā)生器、數(shù)模轉(zhuǎn)換器(DAC)和專用控制邏輯電路組成。如果不能展示框圖,應(yīng)當(dāng)給出定義。)
利用正交信號(hào)的單邊帶上變頻
盡管DDS技術(shù)能提供優(yōu)良的頻率和相位控制特性,但為了在甚高頻(UHF)或微波頻段利用這些特性,還需要上變頻。通常采用多種上變頻方法。其中一種方法是利用PLL反饋環(huán)路中的DDS進(jìn)行上變頻,這種方法雖受一些限制,但通過(guò)一種采用兩個(gè)正交的DDS 通道來(lái)抑制邊帶能量的設(shè)計(jì)配置能夠突破這些限制。
電路設(shè)計(jì)中,DDS的許多優(yōu)勢(shì)受到PLL的限制。例如,DDS的快速跳頻能力受到PLL的鎖定時(shí)間的限制。另外,在PLL的環(huán)路帶寬內(nèi),來(lái)自DDS的任何雜散或相位噪聲都被放大并且傳遞到PLL輸出。由于這些原因,這種體系結(jié)構(gòu)通常被限制在產(chǎn)生單音或以較低帶寬傳輸工作的系統(tǒng)。
使用一個(gè)混頻器級(jí)對(duì)兩個(gè)DDS正交通道實(shí)現(xiàn)的單邊帶上變頻的設(shè)計(jì)體系結(jié)構(gòu)是一個(gè)的,其中的兩個(gè)DDS通道具有獨(dú)立的相位和幅度控制,所以非常適合以較高數(shù)據(jù)速率工作的系統(tǒng)。利用這種方法,保持了快速跳頻,從而允許更快的數(shù)據(jù)速率傳輸。使用混頻器實(shí)現(xiàn)上變頻信號(hào)的主要擔(dān)心冗余邊帶的產(chǎn)生,因?yàn)樗o濾波器設(shè)計(jì)帶來(lái)困難或不能濾波。通過(guò)使用DDS發(fā)送正交信號(hào)到一個(gè)模擬正交混頻器的同相(I)和正交(Q)輸入端,可顯著衰減冗余的邊帶,這樣將濾波器的設(shè)計(jì)要求降至。
AD9959/58提供每個(gè)通道的頻率、相位和幅度都獨(dú)立地控制。這種靈活性可用于校正正交信號(hào)之間由于模擬信號(hào)處理〔例如,濾波、放大或印制電路板(PCB)布線相關(guān)的不匹配〕造成的不平衡。由于所有通道共享一個(gè)公共的系統(tǒng)時(shí)鐘,它們具有固有的同步性,從而無(wú)需以前的同步多個(gè)器件的設(shè)計(jì)要求。另外,利用單芯片解決方案,從根本上消除了存在于兩個(gè)分立器件之間的溫度效應(yīng)。
實(shí)驗(yàn)室結(jié)果表明,AD9959/58器件能夠?qū)崿F(xiàn)優(yōu)于-60 dBc的冗余邊帶抑制能力。兩條曲線圖示出一個(gè)25 MHz 單音信號(hào)上變頻到975 MHz的結(jié)果。當(dāng)采用來(lái)自AD9959的兩個(gè)正交信號(hào)時(shí),對(duì)上邊帶的抑制效果如曲線(b)所示。出頻移鍵控(FSK)編碼數(shù)據(jù)的結(jié)果,其中曲線(a)沒(méi)有采用來(lái)自AD9959的正交信號(hào),而曲線(b)采用了。應(yīng)當(dāng)注意的是,當(dāng)使用模擬正交混頻器結(jié)構(gòu)時(shí),可能會(huì)產(chǎn)生本振頻率的饋通。在圖3和圖4中沒(méi)有表示出將饋通減至的實(shí)驗(yàn)結(jié)果。
多通道DDS雷達(dá)中的應(yīng)用
早期的雷達(dá)系統(tǒng)傳統(tǒng)上完全由模擬電路組成。近來(lái),雷達(dá)設(shè)計(jì)工程師已經(jīng)采用既減少成本而又增加系統(tǒng)功能的數(shù)字技術(shù)。DDS技術(shù)現(xiàn)在常見(jiàn)于雷達(dá)系統(tǒng)設(shè)計(jì)中。DDS吸引雷達(dá)系統(tǒng)設(shè)計(jì)工程師的特性是精密頻率控制、相位失調(diào)控制和線性調(diào)頻能力。通常包含DDS器件的兩種基本類型的雷達(dá)是脈沖雷達(dá)和調(diào)頻連續(xù)波(FMCW)雷達(dá)。近的研究結(jié)果表明,許多雷達(dá)系統(tǒng)使用多個(gè)DDS通道,這些通道要求彼此同步。這種同步的要求也包括對(duì)每個(gè)DDS器件提供適當(dāng)?shù)臅r(shí)鐘分配。
在一些脈沖雷達(dá)中,發(fā)射元件(天線)的數(shù)量可從幾個(gè)到上百個(gè)或更多。天線制作成一個(gè)陣列形式,習(xí)慣用電子的方式控制發(fā)射的雷達(dá)射束。這種天線被稱為“相陣?yán)走_(dá)”。對(duì)于陣列中每個(gè)單個(gè)的天線,都分配一個(gè)DDS 通道,并且其相位的調(diào)整是射束控制的機(jī)制。在任何情況下的射束控制都使所有DDS通道以相同的輸出頻率工作,因此利用相位偏移特性完成射束控制任務(wù)。
FMCW雷達(dá)使用相陣天線比脈沖雷達(dá)更為困難。在這種配置中,射束很難控制 ,因?yàn)楫?dāng)發(fā)出線性調(diào)頻信號(hào)時(shí)要求不斷地改變相位差。要克服這種困難,必須在線性調(diào)頻期間對(duì)每個(gè)FMCW 信號(hào)進(jìn)行相位調(diào)整。為作到這一點(diǎn),需要提供一個(gè)匹配的等待時(shí)間開(kāi)關(guān)以便允許頻率、相位和變化幅度同時(shí)發(fā)生變化。在前面的DDS設(shè)計(jì)中,當(dāng)這些參數(shù)同時(shí)變化時(shí)不能在DAC的輸出端同時(shí)顯現(xiàn),是由于其內(nèi)部波形發(fā)生器的管道級(jí)延遲效應(yīng)。
出一個(gè)管道匹配的DAC輸出和一個(gè)非管道匹配的DAC輸出之間的差別,其中頻率和幅度相差一半并且相位變化180°。曲線(a)清楚地示出幅度在相位之前變化,頻率在相位之后變化。在曲線(b)中,管道匹配開(kāi)關(guān)允許DAC輸出,同時(shí)改變頻率、相位和幅度。應(yīng)當(dāng)注意:為了更好地示出等待時(shí)間匹配的影響,曲線顯示的是未經(jīng)濾波的DAC輸出,這就是為什么其輸出呈現(xiàn)“階梯”狀的原因。
同步多個(gè)AD9959/58器件
近研究結(jié)果表明,50%以上的所有基于DDS的設(shè)計(jì)采用了多通道,并且?guī)缀?5%的多通道系統(tǒng)都要求通道之間同步。另外,幾乎15%的多通道系統(tǒng)都需要四個(gè)以上的通道。為了支持這些需要四個(gè)以上通道的系統(tǒng),AD9959/58產(chǎn)品包含了能夠使多個(gè)AD9959/58器件相互之間自動(dòng)同步的電路。
當(dāng)所有器件內(nèi)部時(shí)鐘發(fā)生狀態(tài)機(jī)的狀態(tài)都相同時(shí),就認(rèn)為多個(gè)器件是同步的,從而使每個(gè)器件的SYNC-CLK輸出引腳都產(chǎn)生相同的相位。多個(gè)器件同步可通過(guò)將主器件的SYNC-OUT輸出引腳簡(jiǎn)單地連接到從器件的SYNC-IN輸入引腳來(lái)實(shí)現(xiàn)。通過(guò)串行端口設(shè)置bit位,可將器件配置為主器件和從器件。
來(lái)自主器件的同步脈沖發(fā)送到AD9959/58芯片外的“同步延遲平衡”電路,目的是將這個(gè)脈沖同時(shí)分配到從器件的SYNC-IN引腳。從器件從主器件采樣同步脈沖并且將時(shí)鐘發(fā)生狀態(tài)機(jī)的當(dāng)前狀態(tài)和一個(gè) “期望”值作比較。如果從器件的時(shí)鐘發(fā)生狀態(tài)機(jī)與期望值比較的結(jié)果正確,那么從器件就是同步的。如果從器件的時(shí)鐘發(fā)生狀態(tài)機(jī)和期望值不同,那么從器件就將時(shí)鐘發(fā)生狀態(tài)機(jī)延遲一個(gè)系統(tǒng)時(shí)鐘周期。只要器件配置為同步,這個(gè)采樣、比較、執(zhí)行的過(guò)程就會(huì)連續(xù)進(jìn)行。那就是說(shuō),如果從器件由于基準(zhǔn)時(shí)鐘輸入暫時(shí)不穩(wěn)定而不同步,一旦基準(zhǔn)時(shí)鐘達(dá)到穩(wěn)定,從器件會(huì)自動(dòng)重新與主器件同步。
敏銳的讀者可能會(huì)考慮到,在高系統(tǒng)時(shí)鐘速率條件下,很難在一個(gè)系統(tǒng)時(shí)鐘周期內(nèi)將同步脈沖從主器件傳送到從器件。為了便于在高速率下同步,允許用戶設(shè)置從器件,以期望在主器件產(chǎn)生同步脈沖后延后1~16個(gè)系統(tǒng)時(shí)鐘周期。這可以通過(guò)串行接口以增量方式對(duì)從器件進(jìn)行設(shè)置實(shí)現(xiàn)的,即設(shè)置期望產(chǎn)生的外部傳播延遲的周期數(shù)。這種特性的另一個(gè)好處是每個(gè)從器件可設(shè)置不同的 “期望狀態(tài)”,它允許在同步脈沖分配電路中有較大的容許誤差。
除了自動(dòng)同步方式以外,AD9959/58還提供手動(dòng)同步方式,直接由用戶控制。硬件和軟件手動(dòng)同步方式都可提供。硬件手動(dòng)同步方式允許用戶將器件時(shí)鐘發(fā)生狀態(tài)機(jī)對(duì)于在SYNC-IN引腳上檢測(cè)到的每個(gè)上升沿(邏輯值 1)延遲一個(gè)系統(tǒng)時(shí)鐘周期。在軟件手動(dòng)方式中,可通過(guò)串口寫入一個(gè)專門的控制位(bit),使該器件時(shí)鐘發(fā)生狀態(tài)機(jī)延遲一個(gè)系統(tǒng)時(shí)鐘周期。在單個(gè)系統(tǒng)時(shí)鐘周期步長(zhǎng)中,時(shí)鐘發(fā)生狀態(tài)機(jī)延遲一個(gè)系統(tǒng)時(shí)鐘周期具有改變系統(tǒng)時(shí)鐘和SYNC-CLK輸出信號(hào)之間相位關(guān)系的作用。
通道之間的隔離性能
多通道系統(tǒng)的一個(gè)關(guān)鍵指標(biāo)是通道之間的隔離。沒(méi)有正確的隔離,交流(AC)性能會(huì)顯著變差,負(fù)面地影響性能。出AD9959典型通道隔離性能的實(shí)驗(yàn)室結(jié)果。在四個(gè)通道上進(jìn)行測(cè)量,其中一個(gè)通道產(chǎn)生110.3 MHz 固定頻率,而其它三個(gè)通道在25 MHz~200 MHz頻率范圍內(nèi)掃描。在110.3 MHz頻率下的通道具有的功率電平與泄漏到其它通道的功率電平之差就是通道之間的隔離度。對(duì)于所有可能的情況,記錄下優(yōu)于-65dBc的測(cè)量結(jié)果。兩通道AD9958器件在相同測(cè)試條件下其通道隔離度提高-6dBc。
其它特性
盡管本文集中于AD9959/58的多通道能力,但是重要的是應(yīng)該注意到以前ADI公司DDS 產(chǎn)品的許多典型特性在AD9959/58中已經(jīng)包含或得到提高。例如,通過(guò)用于頻率、相位和幅度值的四個(gè)數(shù)據(jù)引腳和存儲(chǔ)單元,AD9959/58產(chǎn)品支持2,4,8或16級(jí)FSK,PSK或ASK調(diào)制。雷達(dá)應(yīng)用可利用該器件以可設(shè)置的速率和步長(zhǎng)線性地掃描頻率、相位或幅度的能力。芯片內(nèi)還包括一個(gè)可編程的基準(zhǔn)時(shí)鐘倍頻器,能接受10 MHz~125 MHz范圍內(nèi)的單端或差分輸入,以便提供500 MHz 速率的系統(tǒng)時(shí)鐘。SPI兼容的串行可編程口工作頻率達(dá)到200 MHz。為了進(jìn)一步提高編程速度,這個(gè)端口還可進(jìn)行配置,以便每串行時(shí)鐘周期接受2 bit或4 bit 數(shù)據(jù)。,四個(gè)DAC都可設(shè)置以獲得獨(dú)有的滿量程電流。
結(jié)論
AD9959/58器件現(xiàn)在可大批量提供,采用小型的7 mm×7 mm 56引腳LFCSP封裝。其評(píng)估系統(tǒng)可通過(guò)一個(gè)USB端口連接到一臺(tái)個(gè)人計(jì)算機(jī)(PC),為評(píng)估AD9959/58產(chǎn)品構(gòu)成一個(gè)用戶友好的平臺(tái)。該評(píng)估系統(tǒng)包括一塊硬件評(píng)估板和一個(gè)基于Windows的軟件包,它能夠使用戶能夠非??焖俸蜏?zhǔn)確地設(shè)置器件而無(wú)須串口協(xié)議或寄存器等級(jí)定義方面的詳細(xì)知識(shí)。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 物聯(lián)網(wǎng)邊緣計(jì)算網(wǎng)關(guān)技術(shù)特性與部署運(yùn)維指南2026/1/6 10:44:20
- 物聯(lián)網(wǎng)云平臺(tái)技術(shù)架構(gòu)與選型運(yùn)維指南2025/12/30 10:05:07
- 工業(yè)級(jí)物聯(lián)網(wǎng)網(wǎng)關(guān)技術(shù)參數(shù)與選型及運(yùn)維指南2025/12/23 9:51:05
- 什么是IIoT,IIoT的知識(shí)介紹2025/6/3 17:22:31
- 物聯(lián)網(wǎng)領(lǐng)域:新興薄膜技術(shù)的潛力與挑戰(zhàn)2025/5/12 15:18:17









