由JFET和少量元件構(gòu)建成的LC振蕩器
出處:javie 發(fā)布于:2007-04-29 09:06:23
將JFET 用于不尋常的電路結(jié)構(gòu)中,就可以設(shè)計(jì)出無源元件很少的簡(jiǎn)單高頻 LC 振蕩器。實(shí)現(xiàn)放大器級(jí)的結(jié)構(gòu)包括一只以共漏方連接的JFET 晶體管(圖 1)。
當(dāng)JFET工作在飽和區(qū)時(shí),漏極電流ID為:
式中,IDSS為飽和電流,VP為夾斷電壓。你可利用一個(gè)無限大的輸入阻抗和一個(gè)受柵-源電壓控制的電流源來構(gòu)建這只在小信號(hào)狀態(tài)下工作在飽和區(qū)的JFET的模型。下列公式確定JFET的小信號(hào)跨導(dǎo):
柵極電阻 RG提供柵極到地的必要連接。RG的典型值在幾兆歐姆范圍內(nèi),以提供放大器結(jié)構(gòu)所需的高阻抗。電阻 RS可使晶體管偏置,其阻值由下述公式確定:
要完成整個(gè)振蕩電路,還要在放大級(jí)增加一個(gè) LC 諧振回路(圖 2),終形成一個(gè)考畢茲振蕩器。由于 LC 諧振回路的電感,柵極與地之間存在直流連接,消除了放大器的柵極電阻。
用巴克豪森準(zhǔn)則對(duì)這一電路進(jìn)行分析,電路的振蕩頻率 f0為:
電路起振所需電容器條件為:
或,放大器級(jí)的電壓增益AV,即VOUT(t)/VG(t)為:
式中共漏級(jí)電壓增益為:
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 數(shù)字電源控制與傳統(tǒng)模擬控制的深度對(duì)比2026/2/2 11:06:56
- 模擬信號(hào)調(diào)理電路技術(shù)設(shè)計(jì)與選型運(yùn)維指南2025/12/30 10:08:16
- 運(yùn)算放大器壓擺率的核心要點(diǎn)2025/9/5 16:27:55
- 深度剖析放大器穩(wěn)定系數(shù) K 與 Mu 的差異2025/9/2 16:44:05
- 什么是運(yùn)算放大器失調(diào)電流2025/9/1 17:01:22
- PCB電源完整性設(shè)計(jì)核心規(guī)范(PowerIntegrity)
- 工業(yè)電源與消費(fèi)級(jí)電源的差異
- 機(jī)器學(xué)習(xí)在濾波器設(shè)計(jì)中的應(yīng)用:自動(dòng)化優(yōu)化與性能預(yù)測(cè)
- 連接器失效的常見原因分析
- 過流、過壓保護(hù)在電源IC中的實(shí)現(xiàn)
- PCB電磁兼容(EMC)設(shè)計(jì)核心規(guī)范
- MOSFET短路失效案例分析
- IIR與FIR數(shù)字濾波器的核心差異、設(shè)計(jì)方法及應(yīng)用場(chǎng)景
- 防水連接器結(jié)構(gòu)與密封原理
- 電源IC散熱設(shè)計(jì)與熱管理









