Synopsys公司Design Compiler拓樸繪圖技術(shù)助ST加速ASIC設(shè)計
出處:iamslow 發(fā)布于:2007-11-29 17:53:26
Synopsys宣布意法半導(dǎo)體在其90nm和65nm 的ASIC設(shè)計流程中,應(yīng)用Design Compiler拓樸繪圖技術(shù),縮短了整個設(shè)計時間。意法半導(dǎo)體在其ASIC方法集中應(yīng)用Design Compiler拓樸繪圖技術(shù),從而消除了設(shè)計的反復(fù)(Iteration),實現(xiàn)了內(nèi)部設(shè)計團(tuán)隊和外部客戶整個設(shè)計環(huán)節(jié)工作的順暢。
在ASIC模式下,設(shè)計能否按計劃完成,在很多程度上取決于設(shè)計收斂完成前,網(wǎng)表在客戶與ASIC供應(yīng)商間反復(fù)時間的縮短。Design Compiler中的拓樸繪圖技術(shù)可在真實物理實施之前,準(zhǔn)確預(yù)測終的設(shè)計時序、功耗、可測性及分區(qū),從而幫助前端設(shè)計人員完成布局的前期可視性。這樣,客戶和ASIC供應(yīng)商均可通過確認(rèn)綜合后所實現(xiàn)的網(wǎng)表,實現(xiàn)預(yù)期性能。
意法半導(dǎo)體前端技術(shù)制造部中心CAD和設(shè)計解決方案集團(tuán)副總裁Philippe Magarshack 表示:“拓樸繪圖技術(shù)幫助實現(xiàn)了RTL 到GDSII 路徑所急需的可預(yù)測性。前端設(shè)計師可以更早地識別并修復(fù)重要的設(shè)計問題,而無須象以前那樣等到完成布局后才發(fā)現(xiàn)問題。同樣,后端團(tuán)隊也可以得到更為完善的物理實施網(wǎng)單,從而更有效
Design Compiler拓樸繪圖技術(shù)是一項創(chuàng)新的、經(jīng)過tapeout考驗的綜合技術(shù),可有效縮短設(shè)計時間。其利用Galaxy™設(shè)計平臺的物理實施技術(shù),實現(xiàn)了綜合過程中對布局后時序、可測性、分區(qū)等設(shè)計成效的預(yù)測。此外,拓樸繪圖技術(shù)還利用時鐘樹綜合技術(shù),完成設(shè)計分區(qū)后功耗結(jié)果的估算,從而實現(xiàn)對RTL到GDSII路徑的高度可預(yù)測性。
Synopsys部署部總經(jīng)理兼副總裁Antun Domic認(rèn)為,“目前,越來越多像意法半導(dǎo)體這樣的市場廠商已經(jīng)開始意識到,Synopsys公司提供的拓樸繪圖技術(shù)在幫助他們進(jìn)一步順暢設(shè)計流程,降低設(shè)計周期方面的價值。我們希望能拓展與意法半導(dǎo)體的合作,通過廣泛部署拓樸繪圖技術(shù)為其ASIC客戶提供更大的支持?!?/P>
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- LED照明技術(shù)特性與選型運維指南2026/1/5 10:26:27
- 工業(yè)觸摸屏選型與現(xiàn)場應(yīng)用技術(shù)指南2025/12/22 11:44:57
- 顯示器色深 6Bit、8Bit、10Bit 與 6 抖 8、8 抖 10、FRC2025/8/28 15:29:32
- Micro-LED技術(shù)解析2025/8/26 17:21:56
- LED顯示屏標(biāo)清、高清、超清、1080P與4K的解析2025/8/8 17:05:00









