IBEX Technology開發(fā)出超低延遲的實時MPEG-2編解碼IP
出處:computer00 發(fā)布于:2007-11-19 11:43:21
從事MPEG-2編碼電路的IP內(nèi)核及板卡等業(yè)務(wù)的IBEX Technology開發(fā)出了MPEG-2編解碼電路IP內(nèi)核,超低延遲MPEG-2 HD編碼器IP,從圖像輸入到圖像輸出的延遲時間非常短,只有8ms。而原來MPEG-2編解碼時間上的延遲短也要120ms左右。該公司曾在2006 年6月舉行的嵌入系統(tǒng)開發(fā)技術(shù)展(ESEC)上發(fā)表了低延遲編解碼電路中的編碼電路,而此次則對編碼電路進一步進行了詳細介紹。
此次的編碼電路通過采用只依靠P幀進行編碼的幀內(nèi)片(Intra Slice)結(jié)構(gòu),實現(xiàn)了超低延遲。這里所說的片是由16×16像素的宏塊(MacroBlock)呈帶狀連接構(gòu)成。該編碼電路將幾個片集合在一起作為處理單位。由于在一場(即半幀)圖像完全保存之前就開始編碼及數(shù)據(jù)流輸出,因此與原來以場為單位進行處理的方法相比,能夠縮短延遲時間。
在片中,包括幀內(nèi)片和另一種片,前者僅由不根據(jù)周圍的圖像數(shù)據(jù)進行預測編碼的幀內(nèi)宏塊(Intra MacroBlock)構(gòu)成,而后者則混合有幀內(nèi)宏塊以及通過預測編碼提高了壓縮效率的幀間宏塊(Inter MacroBlock)。畫面刷新采用幀內(nèi)片。幀內(nèi)片按每個圖像錯開,約0.5秒掃描整個畫面、進行刷新。
編碼數(shù)據(jù)速度按照每個宏塊進行預測。在比較幀內(nèi)宏塊和幀間宏塊的預測數(shù)據(jù)量后,采用編碼量較少的一方。在實際的編碼量偏離預測時,就會降低下一片的畫質(zhì)、減少編碼量,以符合目標編碼數(shù)據(jù)速度。編碼時實際的編碼速度約為20Mbps,但考慮到偏離預測的情況,將數(shù)據(jù)傳輸速度設(shè)定為了 30Mbps。與同為30Mbps的普通編碼電路相比,畫質(zhì)略差。
該公司表示,此前已開發(fā)出面向廣播電視設(shè)備的低延遲解碼電路,因此在編碼電路方面也開發(fā)了縮短延遲時間的產(chǎn)品。除廣播電視設(shè)備外,還設(shè)想用于車載領(lǐng)域及醫(yī)療領(lǐng)域。比如應(yīng)用于車間通信、路車間通信及遠程醫(yī)療等。
版權(quán)與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://m.58mhw.cn,違反者本網(wǎng)將追究相關(guān)法律責任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 單片機技術(shù)特性與嵌入式開發(fā)實踐指南2026/1/7 10:00:02
- 單片機(MCU)與數(shù)字信號處理器(DSP)分類及選型技術(shù)指南2025/12/30 10:02:37
- 工業(yè)級DSP信號處理系統(tǒng):硬件適配與抗干擾工程方案2025/12/15 14:41:00
- HOLTEK推出HT32F65533G/733G內(nèi)建N/N預驅(qū)電機專用SoC單片機2025/11/26 14:11:41
- 什么是C51數(shù)據(jù)類型擴充定義2025/10/27 13:59:22









