2700
BGA/2403+
FPGA現(xiàn)貨增值服務商,優(yōu)勢現(xiàn)貨
3000
BGA/2318+
主營XILINX全系列FPGA ,歡迎咨詢
XCV2000E-6FG1156C
1244
-/1808
真實原裝現(xiàn)貨,軍工優(yōu)勢庫位北京
XCV2000E-8FG1156I
4252
-/23+
XILINX原廠窗口,華南區(qū)一級現(xiàn)貨分銷商/軍用指定合
XCV2000E-6FG1156I
2800
SMD/24+/25+
只做原裝
XCV2000E-4FG680C
6800
BGA/2324+
全新原裝,每一片都來自原廠
XCV2000E-7BG560I
897
TRAY/22+/21+
賽靈思管控出貨,不涂碼
XCV2000E-7FG680I
860
BGA/23+
渠道商,有貨,原廠原裝,帶COC
XCV2000E-6FG1156I
1558
//00+
實單來談價
XCV2000E
3416
BGA/25+
原裝認證有意請來電或QQ洽談
XCV2000E
9861
BGA/21+
13年行業(yè)經(jīng)驗原裝訂貨自營庫存
XCV2000E
8600
BGA/25+23+
原裝渠道優(yōu)勢商全新進口深圳現(xiàn)貨原盒原包
XCV2000E
3000
BGA/N/A
原裝正品熱賣,價格優(yōu)勢
XCV2000E
750
BGA/23+
渠道商,有貨,原廠原裝,帶COC
XCV2000E
2000
-/2000
原裝 部分現(xiàn)貨量大期貨
XCV2000E
3416
BGA/25+
原裝認證有意請來電或QQ洽談
XCV2000E BG560
2800
QFP/15+
特價特價全新原裝現(xiàn)貨
XCV2000E BG560
1150
QFP/24+
公司大量原裝現(xiàn)貨??捎嗀?-10天
XCV2000E FG1156
880
BGA/03+
房間備有現(xiàn)貨
XCV2000E-06FG680C
8000
N/A/2024
上海原裝現(xiàn)貨庫存,歡迎查詢
XCV2000E
Field Programmable Gate Arrays
XILINX
XCV2000EPDF下載
XCV2000E
Field Programmable Gate Arrays
XILINX [Xilinx, Inc]
XCV2000EPDF下載
XCV2000E-6BG240C
Virtex-E 1.8 V Field Programmable Ga...
XILINX
XCV2000E-6BG240CPDF下載
XCV2000E-6BG240C
Virtex⑩-E 1.8 V Field Programmable ...
XILINX [Xilinx, Inc]
XCV2000E-6BG240CPDF下載
XCV2000E-6BG240C
Virtex-E 1.8 V Field Programmable Ga...
XILINX [Xilinx, Inc]
XCV2000E-6BG240CPDF下載
XCV2000E-6BG240I
Virtex-E 1.8 V Field Programmable Ga...
XILINX
XCV2000E-6BG240IPDF下載
XCV2000E-6BG240I
Virtex⑩-E 1.8 V Field Programmable ...
XILINX [Xilinx, Inc]
XCV2000E-6BG240IPDF下載
XCV2000E-6BG240I
Virtex-E 1.8 V Field Programmable Ga...
XILINX [Xilinx, Inc]
XCV2000E-6BG240IPDF下載
XCV2000E-6BG560C
Virtex-E 1.8 V Field Programmable Ga...
XILINX
XCV2000E-6BG560CPDF下載
XCV2000E-6BG560C
Virtex-E 1.8 V Field Programmable Ga...
XILINX [Xilinx, Inc]
XCV2000E-6BG560CPDF下載
dsp或fpga的設計開發(fā)周期則要復雜得多,因為軟件開發(fā)需要的資源通常比相應的硬件開發(fā)多得多?,F(xiàn)有的經(jīng)優(yōu)化通用算法程序庫有利于加速dsp和fpga的軟件開發(fā),但這些算法必須集成在一起實現(xiàn)期望的數(shù)字無線功能,因此需要完整的軟件開發(fā)周期。 設計人員還必須注意dsp和fpga軟件開發(fā)方法之間的主要差異。在dsp上編譯算法的時間通常以秒計算,而在fpga上綜合處理并對類似算法進行布線的時間則需要數(shù)小時。例如xilinx公司的典型fpga布線速率為每小時400,000個門電路,因此帶有2百萬個門電路的xcv2000e的編譯可能需要半天的時間才能完成。 這使得fpga的設計調(diào)試成為一項昂貴的過程,因此fpga的設計周期通常需要在對器件算法進行布線之前,進行更多的先期分析,包括多路仿真和模型測試。 性能 在軟件無線電結(jié)構(gòu)中,任何信號處理器件的鑒定必須包括衡量該器件是否能在指定的時間內(nèi)完成所需的功能。這類評估中一種最基本的基準點測量就是1,024點快速傅立葉變換(fft)處理時間的測量,參見表2中的突顯部分。 在表2的示例中,可編程asic明顯勝過dsp或fpga實現(xiàn)。通常asic可為任何指定的功