帶有此標(biāo)記的料號:
1. 表示供應(yīng)商具有較高市場知名度,口碑良好,繳納了2萬保證金,經(jīng)維庫認(rèn)證中心嚴(yán)格審查。
2. 供應(yīng)商承諾此料號是“現(xiàn)貨” ,如果無貨或數(shù)量嚴(yán)重不足(實際數(shù)量不到顯示數(shù)量一半),投訴成立獎勵您500元。
4
BGA/08+
原裝現(xiàn)貨支持實單

1.表示供應(yīng),口碑良好,繳納了2萬保證金,經(jīng)維庫認(rèn)證中心嚴(yán)格審查。
2.供應(yīng)商承諾此料號是“現(xiàn)貨” ,如果無貨或數(shù)量嚴(yán)重不足(實際數(shù)量不到顯示數(shù)量一半),投訴成立獎勵您500元。
2500
BGA/2326+
XILINX品牌專賣,一級代理可供更多
450
BGA/21+
原裝現(xiàn)貨庫存,支持第三方檢測交付
2700
BGA/2403+
FPGA芯片現(xiàn)貨增值服務(wù)商 ,歡迎咨詢
800
BGA/2403+
FPGA現(xiàn)貨增值服務(wù)商,優(yōu)勢現(xiàn)貨
800
BGA/2318+
主營XILINX全系列FPGA ,歡迎咨詢
939
22+/QFP208
全新原裝現(xiàn)貨支持實單
569
BGA/21+
xilinx嵌入式分銷商
450
BGA/22+
FPGA+AI解決方案商
5620
BGA676/25+
原廠渠道商,可支持60天賬期及180天承兌
163
BGA256/1121+
只做原裝,歡迎詢價
35
QFP208/11+
只做原裝歡迎監(jiān)督
XC3S4000-5FG900C
2865
BGA/1608+
特價特價全新原裝現(xiàn)貨
XC3S400-4FG456C
1000
BGA/20+
代理渠道,原裝現(xiàn)貨
XC3S400AN-4FGG400I
36078
BGA/-
現(xiàn)貨十年以上分銷商,原裝進(jìn)口件,服務(wù)型企業(yè)
XC3S400-3TQG144I
4252
-/23+
XILINX原廠窗口,華南區(qū)一級現(xiàn)貨分銷商/軍用指定合
XC3S400-5PQG208C
860
QFP/23+
渠道商,有貨,原廠原裝,帶COC
XC3S400-4FG456C
2168
BGA//ROHS.original
原裝現(xiàn)貨特價/供應(yīng)元器件代理經(jīng)銷。在線咨詢
XC3S4000-4FG676C
6800
BGA/2324+
全新原裝,每一片都來自原廠
XC3S4000-4FG676I
1071
676BBGAFCBGA/22+/21+
賽靈思管控出貨,不涂碼
XC3S400
XC3S5000_Xilinx.pdf
Xilinx
XC3S400PDF下載
XC3S400-4FGG456C
IC FPGA 264 I/O 456FBGA
XC3S400-4FGG456CPDF下載
XC3S400-4FGG456C
IC SPARTAN-3 FPGA 400K 456-FBGA
Xilinx
XC3S400-4FGG456CPDF下載
XC3S400-4FTG256C
IC FPGA 173 I/O 256FTBGA
XC3S400-4FTG256CPDF下載
XC3S400-4FTG256C
IC SPARTAN-3 FPGA 400K 256-FTBGA
Xilinx
XC3S400-4FTG256CPDF下載
XC3S400-4PQG208C
IC FPGA 141 I/O 208QFP
XC3S400-4PQG208CPDF下載
XC3S400-4TQG144C
IC FPGA 97 I/O 144TQFP
XC3S400-4TQG144CPDF下載
XC3S400A-4FT256I
IC FPGA 195 I/O 256FTBGA
XC3S400A-4FT256IPDF下載
XC3S400A-4FGG320C
IC FPGA 251 I/O 320FBGA
XC3S400A-4FGG320CPDF下載
XC3S400A-4FGG400C
IC FPGA 311 I/O 400FBGA
XC3S400A-4FGG400CPDF下載
、指紋特征點(diǎn)提取、存儲、比 對等等過程。可見,指紋識別認(rèn)證系統(tǒng)的首要任務(wù)是如何采集到高質(zhì)量指紋圖像以保證后續(xù)任務(wù)的完成,而指紋圖像質(zhì)量不僅與指紋傳感器自身的性能有關(guān),也與數(shù)據(jù)傳輸通信接口的性能密切相關(guān)。因此,如何設(shè)計性能優(yōu)良的通信接口是實際系統(tǒng)設(shè)計的一個難點(diǎn)問題。于是本文針對這一問題進(jìn)行了研究,介紹了一種基于fpga與滑動式指紋傳感器的指紋采集接口的設(shè)計與實現(xiàn)方法。 二、簡介指紋采集接口器件 本指紋采集接口的核心控制器件為xilinx公司spartaniii系列的xc3s400型fpga芯片,它的封裝形式為pq208。這款芯片采用先進(jìn)的90ns工藝,最大容量40萬門,工作頻率高達(dá)200m,足以完成系統(tǒng)需要。 另外,本文選用的指紋采集傳感器為富士通公司的mbf300滑動式電容指紋采集傳感器。這款指紋傳感器采用標(biāo)準(zhǔn)cmos技術(shù),含有8位a/d變換器,能在2.8v~5v的寬電壓范圍內(nèi)工作,能自動檢測到是否有指紋到達(dá)傳感器,并實現(xiàn)在線采集。而它與以往采用的面積式指紋傳感器相比最大的優(yōu)點(diǎn)在于,在保證指紋圖像高分辨率(500dpi)的同時大大減小了傳感器的尺寸(13.3×3
以上過程。 初始化后,在(2n+1)個時鐘周期內(nèi)counter的輸出保持穩(wěn)態(tài),而sr產(chǎn)生(2n+1)個不同的測試向量,在信號counter-clock的作用下,sr與counter作“對應(yīng)位的異或運(yùn)算”,可產(chǎn)生(2n+1)個單輸入變化(sic)測試向量。可用于對集成電路的低功耗測試。 3 實驗驗證 為了驗證rsic測試序列可以降低測試期間的功耗,用xilinx公司的專用功耗分析工具——xpower對上述譯碼器進(jìn)行功耗分析實驗。 實驗中選用的fpga是spartan3系列的xc3s400,其封裝形式為tq144,速度等級為-6,直流電源電壓為3.3 v,最大時鐘頻率為50 mhz。 在不同時鐘頻率下,對cc4028譯碼器邏輯主電路分別施加如圖2所示的偽隨機(jī)全測試序列(msic)和如圖3所示的隨機(jī)單輸入跳變(rsic)測試序列,測得的平均動態(tài)功耗如表1所示。 由表1可知: (1)隨著時鐘頻率的提高,譯碼器的平均動態(tài)功耗不斷地增加,這與理論分析公式(1)相符。 (2)與msic測試序列相比,rsic測試序列在不同的時鐘頻率下均可降低測試時的動態(tài)功
應(yīng)用。 本系統(tǒng)中,采用fpga實現(xiàn)底層的信號預(yù)處理算法,其處理數(shù)據(jù)量很大,處理速度高,但算法結(jié)構(gòu)相對比較簡單,可同時兼顧速度和靈活性。高層處理算法數(shù)據(jù)量較少、算法結(jié)構(gòu)復(fù)雜,可采用運(yùn)算速度快、尋址方式靈活、通信機(jī)制強(qiáng)大的dsp實現(xiàn)。 1 三維圖像處理系統(tǒng)組成 1.1 硬件系統(tǒng)構(gòu)成 ccd攝像機(jī)采集的多路模擬視頻信號經(jīng)max440按需要選定后,送入模數(shù)視頻轉(zhuǎn)換器saa7111a將攝像機(jī)輸出的模擬全電視信號cvbs轉(zhuǎn)換成數(shù)字視頻信號;之后視頻信號流入圖像預(yù)處理器spartan xc3s400,經(jīng)過提取中心顏色線、提取激光標(biāo)志線和物體輪廓線的預(yù)處理后,配送到兩片ts201進(jìn)行定標(biāo)參數(shù)計算、坐標(biāo)計算、三維重建、數(shù)據(jù)融合以及三維構(gòu)型的核心運(yùn)算;最后將dxf文件數(shù)據(jù)經(jīng)由pci接口傳送到pc,完成三維圖像變換和顯示等最終處理;整個系統(tǒng)的邏輯連接和控制以及部分?jǐn)?shù)據(jù)交換由另一片fpga來完成。 在體系結(jié)構(gòu)設(shè)計上,fpga處理器采用simd結(jié)構(gòu),在一個控制單元產(chǎn)生的控制信號下,數(shù)據(jù)通路中的三個算法并行運(yùn)行。由于該系統(tǒng)要求處理速度較高,因而在數(shù)據(jù)通路中采用了流水線技術(shù)以提高速度。此外,本系統(tǒng)
片進(jìn)行硬件模擬,直接從硬件對控制器設(shè)計的技術(shù)方案進(jìn)行論證確認(rèn),提高了控制器設(shè)計的可靠性,從而大大縮短其設(shè)計周期。1 通用硬件模擬開發(fā)平臺的組成 此通用ic控制器硬件模擬開發(fā)平臺主要由兩部分組成:數(shù)字電路部分(包括一塊fpga開發(fā)板)和模擬電路部分(包括一塊模擬電路板、一塊參考電源板和一塊驅(qū)動電路板)。此平臺的結(jié)構(gòu)框圖如圖l所示。 1.1 數(shù)字電路部分 數(shù)字電路部分由memec公司的spartan-3 lc開發(fā)板組成。此開發(fā)板基于xilinx公司的spartan-3系列fpca xc3s400,主要包含有:1個50mhz的時鐘晶振、1個rs-232接口、1個usb 2.0接口、4個led、8個滑動開關(guān)、2個按鈕式開關(guān)、1個七段顯示器以及2個可擴(kuò)展至109個用戶i/o的接口。 spartan-3系列fpga xc3s400采甩90nm工藝技術(shù),包含有40萬個系統(tǒng)門(system gates)、8064個等效邏輯單元(equivalent logic cells)、16個18×18專用乘法器、4個片上時鐘管理模塊(dcm)以及多達(dá)141個用戶i/o引腳。 此開發(fā)板提供了強(qiáng)大的
ze及powerpc提供的c語言編譯器,可使系統(tǒng)的功能實現(xiàn)更加簡易。對基于microblaze的系統(tǒng),microblaze通過opb總線與外設(shè)ip及外部存儲器控制接口相連接,通過lmb(local memory bus)總線與fpga片上塊存儲器bram(block ram)相連接,還可以通過emc(external memory control)等存儲器控制ip擴(kuò)展片外ram或rom。 1 系統(tǒng)的架構(gòu) 本設(shè)計采用sopc可編程片上系統(tǒng)的思想,利用xilinx的spartan3系列xc3s400 fpga,通過edk開發(fā)工具包的集成開發(fā)環(huán)境xps(xilinx platform studio)完成了fpga硬件系統(tǒng)設(shè)計及基于此硬件系統(tǒng)的軟件開發(fā)。圖1是基于edk的系統(tǒng)開發(fā)設(shè)計流程圖,設(shè)計分為硬件設(shè)計和軟件設(shè)計兩部分。硬件設(shè)計符合基于hdl硬件描述語言的eda開發(fā)流程,是根據(jù)硬件系統(tǒng)合理使用總線ip和外設(shè)ip,并為各個實例定義地址范圍以及輸出端口和時鐘,經(jīng)過綜合及布線后形成硬件配置文件。軟件設(shè)計與傳統(tǒng)的嵌入式軟件開發(fā)設(shè)計類似,是在硬件設(shè)計的基礎(chǔ)上根據(jù)處理器所支持的指令集以及編譯環(huán)境編寫程
e及powerpc提供的c語言編譯器,可使系統(tǒng)的功能實現(xiàn)更加簡易。對基于microblaze的系統(tǒng),mi-croblaze通過opb總線與外設(shè)ip及外部存儲器控制接口相連接,通過lmb(local memory bus)總線與fpga片上塊存儲器bram(block ram)相連接,還可以通過emc(external memory control)等存儲器控制ip擴(kuò)展片外ram或rom。 1 系統(tǒng)的架構(gòu) 本設(shè)計采用sopc可編程片上系統(tǒng)的思想,利用xil-inx的spartan3系列xc3s400 fpga,通過edk開發(fā)工具包的集成開發(fā)環(huán)境xps(xilinx platform studio)完成了fpga硬件系統(tǒng)設(shè)計及基于此硬件系統(tǒng)的軟件開發(fā)。圖1是基于edk的系統(tǒng)開發(fā)設(shè)計流程圖,設(shè)計分為硬件設(shè)計和軟件設(shè)計兩部分。硬件設(shè)計符合基于hdl硬件描述語言的eda開發(fā)流程,是根據(jù)硬件系統(tǒng)合理使用總線ip和外設(shè)ip,并為各個實例定義地址范圍以及輸出端口和時鐘,經(jīng)過綜合及布線后形成硬件配置文件。軟件設(shè)計與傳統(tǒng)的嵌入式軟件開發(fā)設(shè)計類似,是在硬件設(shè)計的基礎(chǔ)上根據(jù)處理器所支持的指令集以及編譯環(huán)境編寫程
spartan3的xc3s400的價格呢?spartan3的xc3s400的價格呢?
問一個用fpga壓縮jpg圖片的問題定型階段,請大家多多指導(dǎo)!??!不知道有人做過沒有,我們需要把1600x1200的位圖壓縮為jpg圖片,不知道大約要用多少資源,如果采用一片pq208封裝的xc3s400,連接一個8m byte的sdram,能做得下嗎?
re我也是初學(xué)者,現(xiàn)在用xilinx的xc3s400的開發(fā)板挺好。
求fpga方面的老師指導(dǎo)古人講:讀萬卷書不如行萬里路,行萬里路不如名師指點(diǎn)。本人尋找一位fpga方面的大俠,在網(wǎng)上溝通,突擊學(xué)習(xí)一下fpga,愿付一定的費(fèi)用(1k以上),當(dāng)然錢不能代表什么,知識也僅僅是工具,能交一位朋友也許是最大的收獲。本人目前基礎(chǔ):vb(數(shù)據(jù)庫,圖形圖像,串口通訊),模擬電路,單片機(jī)(51,avr),c語言(只應(yīng)用在單片機(jī)的開發(fā)).硬件設(shè)施:剛剛在網(wǎng)上郵購了一塊xilinx spartan3 xc3s400的開發(fā)板.想要達(dá)到的目標(biāo):入門,能夠在ise中使用verilog語言完成一般的應(yīng)用,如操作fpga內(nèi)部的雙口ram,讀寫nand flash,與上位機(jī)進(jìn)行通訊等.有能助我之師將不勝感激.qq:258754280 也可在此留下您的聯(lián)系方式. * - 本貼最后修改時間:2006-4-23 22:05:21 修改者:hc8686
XC3S4000-4FG676C XC3S400-4PQ208 XC3S400-5PQ208C XC3S400PQ208 XC3S50 XC3S500E XC3S500E-4FG320C XC3SD1800A XC4002 XC4003
相關(guān)搜索: