AAEA
65286
-/21+
全新原裝現(xiàn)貨,長期供應(yīng),免費送樣
AAEA
4
-/QFN12
-
AAEA
2000
SOT23/25+
只做原裝,支持賬期,提供一站式配單服務(wù)
AAEA
41101
SOT23/-
大量現(xiàn)貨,提供一站式配單服務(wù)
AAEA
3588
-/-
原裝 部分現(xiàn)貨量大期貨
AAEA
790
QFN12/03+
房間備有現(xiàn)貨
AAEA 0641
3588
-/-
原裝 部分現(xiàn)貨量大期貨
了總線連接的方式,數(shù)據(jù)交互是通過一個32位的雙向數(shù)據(jù)總線來完成的,而要實現(xiàn)雙向總線,就需要使用fpga構(gòu)造三態(tài)總線了,使用三態(tài)緩沖器實現(xiàn)高、低電平和高阻三個狀態(tài)。 圖5雙向數(shù)據(jù)總線的三態(tài)門設(shè)計 本設(shè)計當中,fpga給dsp發(fā)中斷信號,dsp在中斷信號到來時,根據(jù)系統(tǒng)要求,將不同的控制字寫入數(shù)據(jù)總線,然后通過數(shù)據(jù)總線從fpga中不同的fifo中讀取數(shù)據(jù),這一切都通過dsp在地址線上給出不同的地址來完成。為了合理分配總線的使用,設(shè)計當中使用這樣的策略:利用片選信號aace3,地址aaea[9:0]作為三態(tài)緩沖器的控制信號,由于dsp對fpga的讀寫地址都不同,當片選信號aace3有效時,fpga根據(jù)地址來確定湊寫方式以及讀寫那些信息,否則置為高阻態(tài),這樣就避免了可能產(chǎn)生的的總線阻塞現(xiàn)象,使dsp和fpga之間的數(shù)據(jù)交互能夠順利進行,示意圖如圖5所示。 3.2.2 加有效的時序約束 由于接口fifo比較多,為了合理分配fpga內(nèi)部接口處的資源,滿足系統(tǒng)的時序要求,需要加必要的時序約束。因為本設(shè)計采用xilinx公司芯片,所以需要加偏移約束2。 偏置約束可以優(yōu)化以