|
|||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機 | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計 | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
485模塊是否都要加偏置電阻 |
| 作者:chaochao12 欄目:通信技術(shù) |
在設(shè)計485接口的時候,看到網(wǎng)上有很多說法 加tvs,終端電阻,偏置電阻,串20歐姆小電阻 其中終端電阻肯定是只加到兩頭的 只是偏置電阻為什么每個模塊都加阿? 那片翻譯的文章不是說在有沒有終端電阻的時候,偏置電阻的選取差別相當(dāng)大阿。為什么都加了?難道是認(rèn)為肯定都回加終端電阻? 應(yīng)該取多大? |
| 2樓: | >>參與討論 |
| 作者: chaochao12 于 2006/6/20 0:25:00 發(fā)布:
還有 偏置電阻都要往小取 可是過小的話會不會引起功耗過大? |
|
| 3樓: | >>參與討論 |
| 作者: 獨占一江秋 于 2006/6/20 9:02:00 發(fā)布:
re 必須加,一般阻值120歐。因為485通訊設(shè)備不共地,兩臺設(shè)備通訊線之間電位差可能很大,會燒毀芯片,加電阻作負(fù)載形成回路。 |
|
| 4樓: | >>參與討論 |
| 作者: chunyang 于 2006/6/20 9:08:00 發(fā)布:
偏置電阻僅加一處即可 當(dāng)然也可每個節(jié)點都加,但參數(shù)不同,其終值要等效于485電平規(guī)范所需的偏置值,不能太大或太小,太大不起作用,太小會大大增加不必要的功耗并影響通訊距離和信號的沿特性。匹配電阻加在總線的端點,故亦稱終端電阻,只要線路較長必須加,否則信號反射嚴(yán)重,會干擾通訊。 |
|
| 5樓: | >>參與討論 |
| 作者: chaochao12 于 2006/6/20 22:18:00 發(fā)布:
實際做法 那實際應(yīng)用中有很多電路圖都是用了10K或4.7K的偏置電阻,是不是作的不合適?因為實際中沒準(zhǔn)要用多少個模塊,有時還不用終端匹配,差的就更多了? |
|
| 6樓: | >>參與討論 |
| 作者: chaochao12 于 2006/6/20 22:20:00 發(fā)布:
問 一江秋 在組485網(wǎng)的時候,最好是共地吧? 而且120歐姆也是防止信號反射用的啊 |
|
| 7樓: | >>參與討論 |
| 作者: 獨占一江秋 于 2006/6/20 23:57:00 發(fā)布:
回 chaochao12 共地就不叫485啦 |
|
| 8樓: | >>參與討論 |
| 作者: chaochao12 于 2006/6/21 0:03:00 發(fā)布:
不對 在485規(guī)范中當(dāng)然是不共地的 可在實際應(yīng)用中很多時候都是做成共地的,就是為了防止電位差 網(wǎng)上的資料也都是這樣寫的 |
|
| 9樓: | >>參與討論 |
| 作者: computer00 于 2006/6/21 0:11:00 發(fā)布:
規(guī)范中也是推薦要地線的^_^ |
|
| 10樓: | >>參與討論 |
| 作者: chunyang 于 2006/6/21 10:11:00 發(fā)布:
去我的Blog中看看吧 你問的問題都可以找到答案 |
|
| 11樓: | >>參與討論 |
| 作者: 獨占一江秋 于 2006/6/21 11:12:00 發(fā)布:
re 你資金充足,愿意加當(dāng)然更好,不過記住地線一定要夠粗哦,上公里的通訊距離等電位不那么容易做的 |
|
| 12樓: | >>參與討論 |
| 作者: chaochao12 于 2006/6/21 19:28:00 發(fā)布:
各位老大 就是全看完了,才敢問的啊 我感覺在節(jié)點少,距離短的時候可以不加終端電阻 我做的項目中就是這么做的,一點問題也沒有 只有節(jié)點多和距離遠(yuǎn)的時候才加 關(guān)于偏置電阻,我一般都沒加過, 就算要加,我感覺也要根據(jù)實際情況算出來再加,而不是直接在模塊上加一個固定的電阻 不知對否 |
|
| 13樓: | >>參與討論 |
| 作者: 獨占一江秋 于 2006/6/21 20:35:00 發(fā)布:
re 老弟,做產(chǎn)品不是這樣的思路,你要考慮兼容性。假如將來有其他人做設(shè)備需要跟你通訊,而且可能他的距離很遠(yuǎn),怎么辦?你應(yīng)該盡量按標(biāo)準(zhǔn)設(shè)計。 |
|
| 14樓: | >>參與討論 |
| 作者: sassos 于 2006/6/22 14:54:00 發(fā)布:
RE 當(dāng)然 偏置電阻和兩個終端電阻在設(shè)計的時候一定要考慮。它們共同構(gòu)成了終端電阻網(wǎng)絡(luò),其保證了空閑時傳輸線上有+2.5v的配置電壓,且兩條差分?jǐn)?shù)據(jù)線至少保持300mv電位差,否則就去調(diào)整電阻。老問題了,我都寫兩遍了。 |
|
| 15樓: | >>參與討論 |
| 作者: chaochao12 于 2006/6/29 19:58:00 發(fā)布:
還是有問題 各位老大不要嫌我煩啊,還是要問 假設(shè)一定要加120的匹配電阻,那根據(jù)那篇翻譯的文章,算出在不同節(jié)點數(shù)時要加的電阻其實都是不到1.5K的樣子(在并聯(lián)時,節(jié)點內(nèi)阻大對總的并聯(lián)值影響不大,主要體現(xiàn)在兩個120的并聯(lián)值上),上下拉各分到750不到的樣子,那么在不同節(jié)點數(shù)時分到各節(jié)點的電阻大概如下: 1 750 2 1.5K 3 2.25k 10 7.5k 20 15k 其中還要考慮到節(jié)點內(nèi)阻,但大概就是這個樣子 要使電壓差大于200毫伏,就要使電阻小于這個值 那在設(shè)計產(chǎn)品的時候要取多少呢?這時可不知道實際應(yīng)用中節(jié)點有多少個阿 而且取得過于小的時候,會加大負(fù)載,也不好,記得有位大大是這么說的 |
|
| 16樓: | >>參與討論 |
| 作者: chunyang 于 2006/6/30 10:15:00 發(fā)布:
按照平均節(jié)點數(shù)加 也可以在端點處加,和120歐的匹配電阻一起加,但距離過長時,僅在端點處加會影響快速性,但如果接口采用標(biāo)準(zhǔn)設(shè)計是不會有問題的。 |
|
| 17樓: | >>參與討論 |
| 作者: chaochao12 于 2006/6/30 19:26:00 發(fā)布:
re chunyang 那就是說按照產(chǎn)品在應(yīng)用中可能的節(jié)點數(shù),取個折中值? 估計得取個5k~10k的樣子吧?這樣模塊一多就是負(fù)載大點,模塊要是很少,比如2、3個,那就又是非穩(wěn)態(tài)了,對不對? 還有,你說的標(biāo)準(zhǔn)接口設(shè)計指的是什么? |
|
| 18樓: | >>參與討論 |
| 作者: iC921 于 2006/6/30 21:56:00 發(fā)布:
我譯的那篇文章說: 可以集中加在一個節(jié)點也可以分散到各處節(jié)點。不知道你看了沒有? |
|
| 19樓: | >>參與討論 |
| 作者: chunyang 于 2006/6/30 22:26:00 發(fā)布:
偏置分布的話在低節(jié)點數(shù)時是有偏置不足的問題 端點偏置不會這個問題,但卻可能會帶來偏置響應(yīng)較慢的問題,接口標(biāo)準(zhǔn)接法不會有這個問題,而這里的“標(biāo)準(zhǔn)接法”就是485器件手冊中載明的接法,相對簡易接法而稱的,“簡易接法”是指接口芯片不進(jìn)行收發(fā)控制的接法,有關(guān)信息見我近日寫的相關(guān)回貼。 |
|
| 20樓: | >>參與討論 |
| 作者: chaochao12 于 2006/6/30 22:47:00 發(fā)布:
也就是說 最好的偏置方案是根據(jù)實際工程的節(jié)點數(shù)算出偏置電阻,施工時加在通訊線上,對不對?當(dāng)然,前提是MCU控制收發(fā) |
|
| 21樓: | >>參與討論 |
| 作者: chunyang 于 2006/7/2 21:05:00 發(fā)布:
未必 要根據(jù)實際情況進(jìn)行選擇。 |
|
| 22樓: | >>參與討論 |
| 作者: iC921 于 2006/11/11 20:46:00 發(fā)布:
我覺得分布式并沒有什么慢的問題 chunyang 發(fā)表于 2006-6-30 22:26 通信技術(shù) ←返回版面 偏置分布的話在低節(jié)點數(shù)時是有偏置不足的問題 端點偏置不會這個問題,但卻可能會帶來偏置響應(yīng)較慢的問題,接口標(biāo)準(zhǔn)接法不會有這個問題,而這里的“標(biāo)準(zhǔn)接法”就是485器件手冊中載明的接法,相對簡易接法而稱的,“簡易接法”是指接口芯片不進(jìn)行收發(fā)控制的接法,有關(guān)信息見我近日寫的相關(guān)回貼。 ------------- 相反,集中式可能反而會存在這樣的問題。因為,電纜的長度是要影響速度的---各點的偏置電流路徑加長。 * - 本貼最后修改時間:2006-11-11 20:47:18 修改者:iC921 |
|
| 23樓: | >>參與討論 |
| 作者: chunyang 于 2006/11/12 18:05:00 發(fā)布:
這個時間是存在的,雖然工程上可以忽略,但高波特率下要注意 產(chǎn)生原因是驅(qū)動晶體管進(jìn)入和退出飽和態(tài)的時間。 |
|
| 24樓: | >>參與討論 |
| 作者: iC921 于 2006/11/12 20:28:00 發(fā)布:
條件許可的情況下,可以考慮用光纜來補償速度損失 |
|
|
|
| 免費注冊為維庫電子開發(fā)網(wǎng)會員,參與電子工程師社區(qū)討論,點此進(jìn)入 |
Copyright © 1998-2006 m.58mhw.cn 浙ICP證030469號 |