|
|||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測(cè)控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動(dòng)編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機(jī) | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計(jì) | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
這個(gè)是怎么回事呀? |
| 作者:wlz966 欄目:EDA技術(shù) |
FPGA。保埃耍玻 在腳沒(méi)有選過(guò)之前仿真正確,將腳選過(guò)之后仿真就出錯(cuò),怎么回事呀,有哪位大蝦能指點(diǎn)一下嗎? |
| 2樓: | >>參與討論 |
| 作者: zgl7903 于 2006/11/1 22:03:00 發(fā)布:
個(gè)人見(jiàn)解 很正常,因?yàn)闆](méi)有定義管腳,綜合器會(huì)優(yōu)化放置管腳的位置,也就是功能塊可以由綜合器自由分配,但是一旦管腳選定,則功能塊的位置就相對(duì)固定,而功能過(guò)于復(fù)雜和集中的區(qū)域就無(wú)法fit通過(guò) 可以試著改變優(yōu)化選項(xiàng),密度優(yōu)先,或適當(dāng)改變管腳的分配位置 |
|
|
|
| 免費(fèi)注冊(cè)為維庫(kù)電子開(kāi)發(fā)網(wǎng)會(huì)員,參與電子工程師社區(qū)討論,點(diǎn)此進(jìn)入 |
Copyright © 1998-2006 m.58mhw.cn 浙ICP證030469號(hào) |