|
|||||||||||
| 技術(shù)交流 | 電路欣賞 | 工控天地 | 數(shù)字廣電 | 通信技術(shù) | 電源技術(shù) | 測控之家 | EMC技術(shù) | ARM技術(shù) | EDA技術(shù) | PCB技術(shù) | 嵌入式系統(tǒng) 驅(qū)動編程 | 集成電路 | 器件替換 | 模擬技術(shù) | 新手園地 | 單 片 機 | DSP技術(shù) | MCU技術(shù) | IC 設(shè)計 | IC 產(chǎn)業(yè) | CAN-bus/DeviceNe |
由運放構(gòu)成的跟隨器,如果輸入端懸空輸出是什么? |
| 作者:zab 欄目:技術(shù)交流 |
最簡單的由運放構(gòu)成的電壓跟隨器,正常情況下輸入端要接信號。 可是如果有時輸入端懸空,輸出端會是什么?是0V嗎? 我用萬用表測試發(fā)現(xiàn)輸入端懸空時,輸入端由-10V電壓(運放電源為+12V和-12V),輸出端也有-10V,這是怎么回事? |
| 2樓: | >>參與討論 |
| 作者: chunyang 于 2006/10/15 10:52:00 發(fā)布:
由電路結(jié)構(gòu)決定 跟直流偏置點有關(guān)。 * - 本貼最后修改時間:2006-10-15 10:55:11 修改者:chunyang |
|
| 3樓: | >>參與討論 |
| 作者: maychang 于 2006/10/15 14:51:00 發(fā)布:
與運放工藝有關(guān),與運放輸入端管子極性有關(guān) |
|
| 4樓: | >>參與討論 |
| 作者: computer00 于 2006/10/15 16:10:00 發(fā)布:
輸入端懸空,可能會導(dǎo)致電平不定。 這跟運放的輸入阻抗及失調(diào)電流有關(guān)。如果運放的輸入阻抗極高(如FET型輸入級),還跟電路的漏電流有關(guān), 甚至線路的布線(例如電源引線跟輸入端的距離等)有關(guān)。由于運放的輸入阻抗很高,所以很小的電流都 可以導(dǎo)致很大的電壓。因此在實際電路中,電容耦合至高阻抗輸入的運放時,運放的輸入端需要接一個直流 通路電阻,使其電平固定。如果漏掉此電阻,就可能會導(dǎo)致運放輸出電壓不定或者緩慢變化、飽和等。 |
|
| 5樓: | >>參與討論 |
| 作者: awey 于 2006/10/15 20:33:00 發(fā)布:
這也是運放輸入要有直流偏置的原因 |
|
| 6樓: | >>參與討論 |
| 作者: zab 于 2006/10/16 8:36:00 發(fā)布:
是不是在運放的輸入端加個下拉電阻就可以了? 可是如果下拉電阻太小,那么輸入阻抗就會太小; 下拉電阻太大,又起不到作用:( |
|
| 7樓: | >>參與討論 |
| 作者: computer00 于 2006/10/16 8:40:00 發(fā)布:
一般用10K到10M之間的電阻~~~~~~~~~~~~~ |
|
| 8樓: | >>參與討論 |
| 作者: zab 于 2006/10/16 11:40:00 發(fā)布:
試了幾個阻值 加10M的下拉現(xiàn)象和懸空一樣; 100K的下拉,輸出為2v左右, 10k的下拉,輸出基本為0v左右,可是10k的有點太小! |
|
| 9樓: | >>參與討論 |
| 作者: zab 于 2006/10/16 11:42:00 發(fā)布:
有沒有更好的辦法? 既保證高輸入阻抗, 又使得輸入端懸空時輸出為0? |
|
| 10樓: | >>參與討論 |
| 作者: computer00 于 2006/10/16 12:27:00 發(fā)布:
換個運放.輸入阻抗大的.例如TL081/2/4這些。 |
|
| 11樓: | >>參與討論 |
| 作者: zab 于 2006/10/17 13:28:00 發(fā)布:
高手們的電路都是如何設(shè)計的? 請指點。 |
|
| 12樓: | >>參與討論 |
| 作者: zab 于 2006/10/19 8:30:00 發(fā)布:
究竟是運放的輸入阻抗大還是阻抗小的運放可以避免這個問題呢? |
|
| 13樓: | >>參與討論 |
| 作者: zjp8683463 于 2006/10/19 9:43:00 發(fā)布:
加10K是對的 加個下拉電阻就相當(dāng)與輸入是0V |
|
| 14樓: | >>參與討論 |
| 作者: zab 于 2006/10/20 10:58:00 發(fā)布:
問題是10k電阻使得輸入阻抗減少太多啊 有沒有即保證輸入阻抗高,又使得懸空時輸出為0v的方案? |
|
| 15樓: | >>參與討論 |
| 作者: computer00 于 2006/10/20 11:41:00 發(fā)布:
換個運放.輸入阻抗大的.并把10K的換得更大。 |
|
| 16樓: | >>參與討論 |
| 作者: zjp8683463 于 2006/10/23 14:36:00 發(fā)布:
下拉10K減少輸入阻抗? 是增加吧 |
|
| 17樓: | >>參與討論 |
| 作者: zjp8683463 于 2006/10/23 14:50:00 發(fā)布:
運放的輸入阻抗指的是差摸阻抗吧 -/+輸入都加10K電阻只會增加輸入阻抗,不是指并在-/+輸入之間 但你加10M就不對了,如果這個電阻和運放內(nèi)部的電阻接近,反而起了分壓 作用 你可以去下載OP07的DATATSHEET,去看看OP07的內(nèi)部電路圖 * - 本貼最后修改時間:2006-10-23 16:51:53 修改者:zjp8683463 |
|
|
|
| 免費注冊為維庫電子開發(fā)網(wǎng)會員,參與電子工程師社區(qū)討論,點此進入 |
Copyright © 1998-2006 m.58mhw.cn 浙ICP證030469號 |